ZHCABZ6A October   2018  – December 2022 AM6526 , AM6528 , AM6546 , AM6548

 

  1.   商标
  2. 引言
    1. 1.1 开始之前
    2. 1.2 器件(处理器)选型
    3. 1.3 技术文档
    4. 1.4 设计文档
  3. 系统方框图
    1. 2.1 创建系统方框图
    2. 2.2 选择引导模式
    3. 2.3 确认引脚多路复用兼容性
  4. 电源
    1. 3.1 电源轨
      1. 3.1.1 IO 组的内部 LDO
      2. 3.1.2 双电压 LVCMOS I/O
      3. 3.1.3 双电压开关 SDIO I/O
    2. 3.2 确定系统电源要求
    3. 3.3 电源滤波器
    4. 3.4 电源去耦和大容量电容
    5. 3.5 电源时序
  5. 计时
    1. 4.1 系统时钟输入
    2. 4.2 单端时钟源
    3. 4.3 未使用的时钟输入
  6. JTAG
    1. 5.1 JTAG/仿真
      1. 5.1.1 JTAG/仿真的配置
      2. 5.1.2 JTAG/仿真的系统实现
      3. 5.1.3 JTAG 端接
  7. 器件配置和初始化
    1. 6.1 器件复位
    2. 6.2 引导模式
    3. 6.3 看门狗计时器
  8. 外设
    1. 7.1 跨功能域选择外设
    2. 7.2 以太网接口
    3. 7.3 可编程实时单元和工业通信子系统 - 千兆位 (PRU-ICSSG)
    4. 7.4 通用串行总线 (USB) 子系统
  9. I/O 缓冲器和端接
  10. 功耗和散热解决方案
    1. 9.1 功耗
    2. 9.2 节能模式
    3. 9.3 有关散热解决方案的指导
  11. 10原理图建议
    1. 10.1 选择元件和值
    2. 10.2 原理图开发
    3. 10.3 检查原理图
    4. 10.4 PCB 布局规划
  12. 11布局和布线指南
    1. 11.1 迂回布线指南
    2. 11.2 DDR 电路板设计和布局布线指南
    3. 11.3 高速差分信号布线指导
  13. 12术语
  14. 13参考文献
  15. 14修订历史记录

双电压 LVCMOS I/O

该处理器包含十二个双电压 I/O 域(VDDSHV[0:8] 和 VDDSHV[0:2]_WKUP),其中每个域为一组固定的 I/O 供电。每个 I/O 电源域可配置为 3.3V 或 1.8V,这决定了由相应 I/O 电源域供电的整组 I/O 的通用工作电压。

每个电源都有相应的 I/O 偏置电源(VDDS[0:8] 和 VDDS[0:2]_WKUP)。如果 VDDSHV[0:8] 或 VDDSHV[0:2]_WKUP 中的任一个配置为 3.3V 运行,则相应的 VDDS[0:8] 或 VDDSHV[0:2]_WKUP 应由内部 I/O 偏置 LDO(CAP_VDDA_1P8_IOLDO[0:1] 和 CAP_VDDA_1P8_IOLDO_WKUP)供电。如果 VDDSHV[0:8] 或 VDDSHV[0:2]_WKUP 中的任一个配置为 1.8V 运行,则 VDDS[0:8] 和 VDDSHV[0:8] 或 VDDS[0:2]_WKUP 和 VDDSHV[0:2]_WKUP 应由同一电源供电。

如需更多信息,请参阅器件特定数据表中应用、实施和布局 一章的外部电容器 部分。