ZHCSPL5C March   2022  – May 2024 UCC27624-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 工作电源电流
      2. 6.3.2 输入级
      3. 6.3.3 使能功能
      4. 6.3.4 输出级
      5. 6.3.5 低传播延迟和紧密匹配的输出
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 VDD 和欠压锁定
        2. 7.2.2.2 驱动电流和功率损耗
      3. 7.2.3 应用曲线
  9. 电源相关建议
  10. 布局
    1. 9.1 布局指南
    2. 9.2 布局示例
    3. 9.3 散热注意事项
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 第三方产品免责声明
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

低传播延迟和紧密匹配的输出

UCC27624-Q1 驱动器器件的输入和输出之间具有非常小的传播延迟,仅为 17ns(典型值),在高频开关应用中可实现超低脉宽失真。例如,在同步整流器应用中,当使用单个驱动器器件来驱动 SR MOSFET 时,SR MOSFET 的失真非常低。此外,驱动器器件在两个通道之间还具有非常精确的 1ns(典型值)内部传播延迟匹配,这对于需要双栅极驱动的关键时序应用非常有利。例如,在 PFC 应用中,可以使用每个输出通道独立驱动一对并联 MOSFET,两个通道的输入均由 PFC 控制器的通用控制信号驱动。在这种情况下,1ns 延迟匹配可确保同时驱动并联 MOSFET,从而更大限度地减小导通和关断延迟差异。两个通道之间紧密匹配的另一个好处是,两个通道可以连接在一起,从而有效地将驱动电流能力提高一倍。也就是说,可将 INA 和 INB 输入连接在一起,将 OUTA 和 OUTB 输出连接在一起,从而将 A 和 B 通道组合成一个驱动器;然后,可通过单个信号控制并联的功率器件。