ZHCSR72A november   2022  – august 2023 TCAL9539-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 I2C 总线时序要求
    8. 6.8 开关特性
    9. 6.9 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 I/O 端口
      2. 8.3.2 可调输出驱动强度
      3. 8.3.3 中断输出 (INT)
      4. 8.3.4 复位输入 (RESET)
      5. 8.3.5 软件复位广播
    4. 8.4 器件功能模式
      1. 8.4.1 上电复位
    5. 8.5 编程
      1. 8.5.1 I2C 接口
    6. 8.6 寄存器映射
      1. 8.6.1 器件地址
      2. 8.6.2 控制寄存器和命令字节
      3. 8.6.3 寄存器说明
      4. 8.6.4 总线事务
        1. 8.6.4.1 写入
        2. 8.6.4.2 读取
  10. 应用和实现
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 当 I/O 控制 LED 时更大程度减小 ICC
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 上电复位要求
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • RTW|24
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

对于 TCAL9539-Q1 的印刷电路板 (PCB) 布局,应遵循常见的 PCB 布局实践,但与高速数据传输相关的其他问题(例如匹配阻抗和差分对)对 I2C 信号速度而言不是问题。

在所有 PCB 布局中,最佳实践是避免信号布线呈直角,在离开集成电路 (IC) 附近时让信号布线呈扇形彼此散开,并使用较粗的布线来承载通常会经过电源和接地布线的更大的电流。旁路电容器和去耦电容器通常用于控制电源引脚上的电压,使用较大的电容器可在发生短暂电源干扰时提供额外电能,使用较小的电容器则能滤除高频纹波。这些电容器应尽可能靠近 TCAL9539-Q1节 9.4.2 中展示了这些最佳实践。

对于节 9.4.2 中提供的布局示例,可以将顶层用于信号布线,将底层用作电源和地 (GND) 的分割平面,从而打造只有 2 层的 PCB。但是,对于信号布线密度更大的电路板,最好使用 4 层电路板。在 4 层 PCB 上,通常在顶层和底层上进行信号布线,将一个内部层专门用作接地平面,并将另一个内部层专门用作电源平面。在使用平面或分割平面作为电源和接地平面的电路板布局布线中,通孔直接放置在需要连接到电源或 GND 的表面贴装元件焊盘旁边,并且通孔以电气方式连接到内部层或电路板的另一侧。如果需要将信号走线排布到电路板的另一侧,也要使用通孔,但节 9.4.2 中未演示该技术。