ZHCSL98G October   2009  – September 2021 SN74LVC1G74

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Switching Characteristics
    8. 6.8 Operating Characteristics
    9. 6.9 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Power Button Circuit
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 接收文档更新通知
    2. 12.2 支持资源
    3. 12.3 Trademarks
    4. 12.4 Electrostatic Discharge Caution
    5. 12.5 术语表
  13. 13Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

这款单路上升沿触发 D 类触发器需在 1.65V 至 5.5V VCC 下运行。

NanoFree™ 封装技术是 IC 封装概念的一项重大突破,它将硅晶片用作封装。

预设 (PRE) 或清零 (CLR) 输入端的低电平将会设置或重置输出,而不受其他输入端的电平的影响。当 PRECLR 处于非活动状态(高电平)时,数据 (D) 输入处满足设置时间要求的数据将传输到时钟脉冲正向缘上的输出处。时钟触发在一定电压电平下发生,与时钟脉冲的上升时间没有直接关系。经过保持时间间隔后,可以更改 D 输入端的数据而不影响输出端的电平。

该器件完全符合使用 Ioff 的部分断电应用的规范要求。Ioff 电路禁用输出,从而可防止其断电时破坏性电流从该器件回流。

器件信息
器件型号封装 (1)封装尺寸
SN74LVC1G74SM8 (8)2.95mm × 2.80mm
US8 (8)2.30mm × 2.00mm
X2SON (8)1.40mm x 1.00mm
UQFN (8)1.50mm x 1.50mm
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。
GUID-16C46048-5BB4-43A8-BB6A-56C4F5BC16FA-low.gif简化版原理图