ZHCSSW0 August   2023 SN74LV595B-EP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电气特性
    6. 6.6  时序要求,VCC = 2.5V ± 0.2V
    7. 6.7  时序要求,VCC = 3.3V ± 0.3V
    8. 6.8  时序要求,VCC = 5V ± 0.5V
    9. 6.9  开关特性,VCC = 2.5V ± 0.2V
    10. 6.10 开关特性,VCC = 3.3V ± 0.3V
    11. 6.11 开关特性,VCC = 5V ± 0.5V
    12. 6.12 噪声特性
    13. 6.13 工作特性
    14. 6.14 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 平衡 CMOS 三态输出
      2. 8.3.2 锁存逻辑
      3. 8.3.3 局部断电 (Ioff)
      4. 8.3.4 钳位二极管结构
    4. 8.4 器件功能模式
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 电源注意事项
      2. 9.2.2 输入注意事项
      3. 9.2.3 输出注意事项
      4. 9.2.4 详细设计过程
      5. 9.2.5 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

SN74LV595B-EP 包含一个可对 8 位 D 类存储寄存器进行馈送的 8 位串行输入、并行输出移位寄存器。存储寄存器具有并行三态输出。移位寄存器和存储寄存器分别有单独的时钟。移位寄存器具有一个直接覆盖清零 (SRCLR) 输入以及用于级联结构的串行 (SER) 输入和串行输出。当输出使能端 (OE) 输入为高电平时,所有输出(QH' 除外)处于高阻抗状态。

该器件完全符合使用 Ioff 的部分断电应用的规范要求。Ioff 电路禁用输出,从而可防止其断电时破坏性电流从该器件回流。

封装信息
器件型号封装(1)

封装尺寸

(2)
SN74LV595B-EPPW(TSSOP,16)5.00mm x 6.40mm
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
GUID-20211015-SS0I-66P0-J2PR-6DVV9SDRTXZD-low.gif逻辑图(正逻辑)