ZHCSK08F July 2019 – January 2024 SN74AXC4T245-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
图 4-1 PW 封装,16 引脚 TSSOP(顶视图)
图 4-3 RSV 封装,16 引脚 UQFN(透明顶视图)
图 4-2 BQB/WBQB 封装,16 引脚 WQFN(透明顶视图)| 引脚 | 编号 | 类型(1) | 说明 | ||
|---|---|---|---|---|---|
| 名称 | PW | RSV | BQB | ||
| 1A1 | 4 | 6 | 4 | I/O | 输入/输出 1A1。以 VCCA 为基准 |
| 1A2 | 5 | 7 | 5 | I/O | 输入/输出 1A2。以 VCCA 为基准 |
| 1B1 | 13 | 15 | 13 | I/O | 输入/输出 1B1。以 VCCB 为基准 |
| 1B2 | 12 | 14 | 12 | I/O | 输入/输出 1B2。以 VCCB 为基准 |
| 1DIR | 2 | 4 | 2 | I | “1”端口的方向控制输入。以 VCCA 为基准 |
| 1 OE | 15 | 1 | 15 | I | 三态输出模式使能。将 OE 引脚拉为高电平,使“1”输出处于三态模式。以 VCCA 为基准 |
| 2A1 | 6 | 8 | 6 | I/O | 输入/输出 2A1。以 VCCA 为基准 |
| 2A2 | 7 | 9 | 7 | I/O | 输入/输出 2A2。以 VCCA 为基准 |
| 2B1 | 11 | 13 | 11 | I/O | 输入/输出 2B1。以 VCCB 为基准 |
| 2B2 | 10 | 12 | 10 | I/O | 输入/输出 2B2。以 VCCB 为基准 |
| 2DIR | 3 | 5 | 3 | I | “2”端口的方向控制输入。以 VCCA 为基准 |
| 2 OE | 14 | 16 | 14 | I | 三态输出模式使能。将 OE 引脚拉为高电平,使“2”输出处于三态模式。以 VCCA 为基准 |
| GND | 8, 9 | 10、11 | 8, 9 | — | 地 |
| VCCA | 1 | 3 | 1 | — | A 端口电源电压。0.65V ≤ VCCA ≤ 3.6V |
| VCCB | 16 | 2 | 16 | — | B 端口电源电压。0.65V ≤ VCCB ≤ 3.6V |