ZHCSK32D February   2019  – January 2024 SN74AXC1T45-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 工作特性:TA = 25°C
    7. 5.7 典型特性
  7. 参数测量信息
    1. 6.1 负载电路和电压波形
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能框图
    3. 7.3 特性说明
      1. 7.3.1 标准 CMOS 输入
      2. 7.3.2 平衡型高驱动 CMOS 推挽式输出
      3. 7.3.3 局部断电 (Ioff)
      4. 7.3.4 VCC 隔离
      5. 7.3.5 过压耐受输入
      6. 7.3.6 负钳位二极管
      7. 7.3.7 完全可配置的双轨设计
      8. 7.3.8 带有集成静态下拉电阻的 I/O
      9. 7.3.9 支持高速转换
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 启用时间
    2. 8.2 典型应用
      1. 8.2.1 中断请求应用
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
      2. 8.2.2 通用异步接收器/发送器 (UART) 接口应用
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DCK|6
  • DRY|6
散热焊盘机械数据 (封装 | 引脚)
订购信息

负载电路和电压波形

除非另有说明,否则所有输入脉冲由具有以下特性的发生器提供:

  • f = 1MHz
  • ZO = 50Ω
  • dv/dt ≤ 1ns/V

GUID-7E389BE0-ED00-4583-9437-3CF9C05B46C4-low.gif
CL 包括探头和夹具电容。
图 6-1 负载电路
表 6-1 负载电路条件
参数VCCORLCLS1VTP
Δt/Δv输入转换上升或下降速率0.65V 至 3.6V1MΩ15pF开路不适用
tpd传播(延迟)时间1.1V 至 3.6V2kΩ15pF开路不适用
0.65V 至 0.95V20kΩ15pF开路不适用
ten,tdis启用时间,禁用时间3V 至 3.6V2kΩ15pF2 x VCCO0.3V
1.65V 至 2.7V2kΩ15pF2 x VCCO0.15V
1.1V 至 1.6V2kΩ15pF2 x VCCO0.1V
0.65V 至 0.95V20kΩ15pF2 x VCCO0.1V
ten,tdis启用时间,禁用时间3V 至 3.6V2kΩ15pFGND0.3V
1.65V 至 2.7V2kΩ15pFGND0.15V
1.1V 至 1.6V2kΩ15pFGND0.1V
0.65V 至 0.95V20kΩ15pFGND0.1V
GUID-8FB7C7AF-0FEB-4776-A6BF-8CB9B9015B40-low.gif
  1. VCCI 是与输入端口相关的电源引脚。
  2. VOH 和 VOL 是在指定 RL、CL 和 S1 下出现的典型输出电压电平
图 6-2 传播延迟
GUID-BEFDD9FE-47FF-4F0B-AF7A-C3835E0EA415-low.gif
  1. VCCI 是与输入端口相关的电源引脚。
  2. VOH 和 VOL 是在指定 RL、CL 和 S1 下出现的典型输出电压电平
图 6-3 输入转换上升或下降速率
GUID-2F696A6A-EA78-4C44-9A56-2F234FC70BDE-low.gif
  1. 仅用于说明。启用时间的计算方式如数据表中所述。
  2. 输入被驱动至有效逻辑低电平条件下的输出波形。
  3. 输入被驱动至有效逻辑高电平条件下的输出波形。
  4. VCCI 是与输入端口相关的电源引脚
  5. VCCO 是与输出端口相关的电源引脚。
  6. VOH 和 VOL 是在指定 RL、CL 和 S1 下出现的典型输出电压电平
图 6-4 禁用时间和启用时间