ZHCSAT9H September   2012  – June 2018 SN65DSI83

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
    1.     Device Images
      1.      典型应用
  4. 修订历史记录
  5. Pin Configuration and Functions
    1.     Pin Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Switching Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Clock Configurations and Multipliers
      2. 7.3.2 ULPS
      3. 7.3.3 LVDS Pattern Generation
    4. 7.4 Device Functional Modes
      1. 7.4.1 Reset Implementation
      2. 7.4.2 Initialization Sequence
      3. 7.4.3 LVDS Output Formats
      4. 7.4.4 DSI Lane Merging
      5. 7.4.5 DSI Pixel Stream Packets
      6. 7.4.6 DSI Video Transmission Specifications
    5. 7.5 Programming
      1. 7.5.1 Local I2C Interface Overview
    6. 7.6 Register Maps
      1. 7.6.1 Control and Status Registers Overview
  8. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Video STOP and Restart Sequence
      2. 8.1.2 Reverse LVDS Pin Order Option
      3. 8.1.3 IRQ Usage
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Example Script
      3. 8.2.3 Application Curve
  9. Power Supply Recommendations
    1. 9.1 VCC Power Supply
    2. 9.2 VCORE Power Supply
  10. 10Layout
    1. 10.1 Layout Guidelines
      1. 10.1.1 Package Specific
      2. 10.1.2 Differential Pairs
      3. 10.1.3 Ground
    2. 10.2 Layout Example
  11. 11器件和文档支持
    1. 11.1 接收文档更新通知
    2. 11.2 社区资源
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 术语表
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 实现 MIPI®D-PHY 1.00.00 版本的物理层前端和 1.02.00 版本的显示串行接口 (DSI)
  • 单通道 DSI 接收器每通道可配置 1、2、3 或 4 条 D-PHY 数据信道,每条信道的运行速率高达 1Gbps
  • 支持 RGB666 和 RGB888 格式的 18bpp 与 24bpp DSI 视频流
  • 最大分辨率高达 60 fps WUXGA
    1920 × 1200(18bpp 和 24bpp 颜色,采用简化消隐)。适合 60 fps 1366 × 768/1280 × 800(18bpp 和 24bpp)
  • Flatlink™针对单链路 LVDS 的输出
  • 支持单通道 DSI 至单链路 LVDS 运行模式
  • LVDS 输出时钟范围为 25MHz 至 154MHz
  • LVDS 像素时钟可采用自由运行持续 D-PHY 时钟或外部基准时钟 (REFCLK)
  • 1.8V 主 VCC 电源
  • 低功耗 特性 包括关断模式、低 LVDS 输出电压摆幅、共模以及 MIPI® 超低功耗状态 (ULPS) 支持
  • 针对简化印刷电路板 (PCB) 走线的 LVDS 通道交换 (SWAP),LVDS 引脚顺序反向特性
  • 静电放电 (ESD) 额定值 ±2kV(人体放电模式 (HBM))
  • 采用 64 引脚 5mm × 5mm BGA MICROSTAR JUNIOR (ZQE) 封装
  • 温度范围:-40°C 至 85°C