ZHCSQG5G December   1982  – April 2022 SN54HC573A , SN74HC573A

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议的操作条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 开关特性
    8. 6.8 典型特性
  7. 参数测量信息
    1.     17
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能框图
    3. 8.3 特性说明
    4. 8.4 器件功能模式
  9. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
  10. 10电源相关建议
  11. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
  12. 12器件和文档支持
    1. 12.1 文档支持
      1. 12.1.1 相关文档
    2. 12.2 相关链接
    3. 12.3 接收文档更新通知
    4. 12.4 支持资源
    5. 12.5 商标
    6. 12.6 静电放电警告
    7. 12.7 术语表
  13. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

当使用多位逻辑器件时,输入决不能悬空。

在许多情况下,当仅使用三输入与门的两个输入或仅使用 4 个缓冲门中的 3 个时,未使用数字逻辑器件的功能或部分功能。此类输入引脚不得悬空,因为外部连接处的未定义电压会导致未定义的操作状态。图 11-1 指定了在所有情况下都必须遵守的规则。数字逻辑器件的所有未使用输入必须被连接至一个高或低偏置以防止它们悬空。必须应用于任何特定未使用输入的逻辑电平取决于器件的功能。通常,它们会连接到 GND 或 VCC,具体取决于哪种更合理或更方便。浮动输出是可以接受的,除非该器件是收发器。如果收发器有一个输出使能引脚,它会在置位时禁用该器件的输出部分。这不会禁用 I/O 的输入部分,因此它们在禁用后不能浮动。