ZHCSLB2E March   2020  – December 2023 OPA206 , OPA2206 , OPA4206

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息:OPA206
    5. 5.5 热性能信息:OPA2206
    6. 5.6 热性能信息:OPA4206
    7. 5.7 电气特性:VS = ±5V
    8. 5.8 电气特性:VS = ±15V
    9. 5.9 典型特性
  7. 参数测量信息
    1. 6.1 典型规格与分布
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 输入过压保护
      2. 7.3.2 输入失调微调
      3. 7.3.3 使用超 β 输入降低输入偏置
      4. 7.3.4 过载功率限制器
      5. 7.3.5 EMI 抑制
    4. 7.4 器件功能模式
  9. 应用和实现
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 电压衰减器
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
      2. 8.2.2 分立式双运放仪表放大器
      3. 8.2.3 ADC 驱动器的输入缓冲器和保护
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 开发支持
        1. 9.1.1.1 PSpice® for TI
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

为了使器件具有最佳运行性能,请使用良好的印刷电路板 (PCB) 布局实践,包括:

  • 在每个电源引脚和接地端之间接入低 ESR、0.1µF 陶瓷旁路电容,放置位置尽量靠近器件。从 V+ 到接地端之间的单个旁路电容适用于单电源应用。噪声可以通过整个电路的电源引脚传播到模拟电路中,也可以通过单个运算放大器传播到模拟电路中。旁路电容器通过在模拟电路局部提供低阻抗电源来减少耦合噪声。
  • 确保对数字接地和模拟接地进行物理隔离,同时应注意接地电流。将电路中模拟和数字部分单独接地是最简单和最有效的噪声抑制方法之一。多层 PCB 上的一层或多层通常专门用于作为接地平面。接地层有助于散热和减少电磁干扰 (EMI) 噪声拾取。
  • 为了减少寄生耦合,请让输入走线尽可能远离电源或输出走线。如果这些走线不能保持分离,则将敏感走线与噪声走线垂直相交要比平行相交好得多。
  • 外部元件尽可能靠近器件放置。如图 8-6 所示,使 RF 和 RG 靠近反相输入以最大限度地减小寄生电容。
  • 尽可能缩短输入走线的长度。切记:输入走线是电路中最敏感的部分。
  • 考虑在关键走线周围设定驱动型低阻抗保护环。保护环可显著减少附近走线在不同电势下产生的漏电流。
  • 在组装 PCB 板之后对其进行清洁,以获得最佳性能。
  • 任何精密集成电路都可能因湿气渗入塑料封装中而出现性能变化。在执行任何 PCB 水清洁流程之后,将 PCB 组件烘干,以去除清洁时渗入器件封装中的水分。大多数情形下,清洗后在 85°C 下低温烘干 30 分钟即可。