ZHCSY75B
November 2024 – October 2025
MSPM0G3529-Q1
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
功能方框图
5
器件比较
6
引脚配置和功能
6.1
引脚图
6.2
引脚属性
10
6.3
信号说明
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
6.4
未使用引脚的连接
7
规格
7.1
绝对最大额定值
7.2
ESD 等级
7.3
建议运行条件
7.4
热性能信息
7.5
电源电流特性
7.5.1
运行/睡眠模式
7.5.2
停止/待机模式
7.5.3
关断模式
7.6
电源时序控制
7.6.1
电源斜坡
7.6.2
POR 和 BOR
7.7
闪存特性
7.8
时序特性
7.9
时钟规格
7.9.1
系统振荡器 (SYSOSC)
7.9.2
低频振荡器 (LFOSC)
7.9.3
系统锁相环 (SYSPLL)
7.9.4
低频晶体/时钟
7.9.5
高频晶体/时钟
7.10
数字 IO
7.10.1
电气特性
7.10.2
开关特性
7.11
模拟多路复用器 VBOOST
7.12
ADC
7.12.1
电气特性
7.12.2
开关特性
7.12.3
线性参数
7.12.4
典型连接图
7.13
温度传感器
7.14
VREF
7.14.1
电压特性
7.14.2
电气特性
7.15
比较器 (COMP)
7.15.1
比较器电气特性
7.16
DAC
7.16.1
DAC_电源规格
7.16.2
DAC 输出规格
7.16.3
DAC 动态规格
7.16.4
DAC 线性度规格
7.16.5
DAC 时序规格
7.17
I2C
7.17.1
I2C 特性
7.17.2
I2C 滤波器
7.17.3
I2C 时序图
7.18
SPI
7.18.1
SPI
7.18.2
SPI 时序图
7.19
UART
7.20
TIMx
7.21
TRNG
7.21.1
TRNG 电气特性
7.21.2
TRNG 开关特性
7.22
仿真和调试
7.22.1
SWD 时序
8
详细说明
8.1
功能方框图
8.2
CPU
8.3
工作模式
8.3.1
不同工作模式下的功能 (MSPM0Gx51x)
8.4
电源管理单元 (PMU)
8.5
时钟模块 (CKM)
8.6
DMA
8.7
事件
8.8
存储器
8.8.1
内存组织
8.8.2
外设文件映射
8.8.3
外设中断向量
8.9
闪存存储器
8.10
SRAM
8.11
GPIO
8.12
IOMUX
8.13
ADC
8.14
温度传感器
8.15
VREF
8.16
COMP
8.17
DAC
8.18
安全性
8.19
TRNG
8.20
AESADV
8.21
密钥库
8.22
CRC-P
8.23
MATHACL
8.24
UART
8.25
I2C
8.26
SPI
8.27
CAN-FD
8.28
低频子系统 (LFSS)
8.29
RTC_B
8.30
IWDT_B
8.31
WWDT
8.32
计时器 (TIMx)
8.33
器件模拟连接
8.34
输入/输出图
8.35
串行线调试接口
8.36
引导加载程序 (BSL)
8.37
器件出厂常量
8.38
标识
9
应用、实施和布局
9.1
典型应用
9.1.1
原理图
10
器件和文档支持
10.1
入门和后续步骤
10.2
器件命名规则
10.3
工具与软件
10.4
文档支持
10.5
支持资源
10.6
商标
10.7
静电放电警告
10.8
术语表
11
修订历史记录
12
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
PM|64
MTQF008B
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsy75b_oa
表 6-16 系统控制器 (SYSCTL) 信号说明
信号
名称
引脚
类型
说明
RHB 引脚
ZAW 引脚
YCJ 引脚
RGZ 引脚
PT 引脚
PM 引脚
PN 引脚
PZ 引脚
NRST
I
低电平有效复位信号(必须为逻辑高电平才能使器件启动)
3
B4
E2
4
4
38
6
6