ZHCSRS3A february   2023  – june 2023 MSPM0G1505 , MSPM0G1506 , MSPM0G1507

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 功能方框图
  6. 器件比较
  7. 引脚配置和功能
    1. 6.1 引脚图
    2. 6.2 引脚属性
    3. 6.3 信号说明
    4. 6.4 未使用引脚的连接
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  建议运行条件
    4. 7.4  热性能信息
    5. 7.5  电源电流特性
      1. 7.5.1 运行/睡眠模式
      2. 7.5.2 停止/待机模式
      3. 7.5.3 关断模式
    6. 7.6  电源时序
      1. 7.6.1 POR 和 BOR
      2. 7.6.2 电源斜坡
    7. 7.7  闪存特性
    8. 7.8  时序特性
    9. 7.9  时钟规格
      1. 7.9.1 系统振荡器 (SYSOSC)
      2. 7.9.2 低频振荡器 (LFOSC)
        1. 7.9.2.1 SYSOSC 典型频率精度
      3. 7.9.3 系统锁相环 (SYSPLL)
      4. 7.9.4 低频晶体/时钟
      5. 7.9.5 高频晶体/时钟
    10. 7.10 数字 IO
      1. 7.10.1 电气特性
      2. 7.10.2 开关特性
    11. 7.11 模拟多路复用器 VBOOST
    12. 7.12 ADC
      1. 7.12.1 电气特性
      2. 7.12.2 开关特性
      3. 7.12.3 线性参数
      4. 7.12.4 典型连接图
    13. 7.13 温度传感器
    14. 7.14 VREF
      1. 7.14.1 电压特性
      2. 7.14.2 电气特性
    15. 7.15 比较器 (COMP)
      1. 7.15.1 比较器电气特性
    16. 7.16 DAC
      1. 7.16.1 DAC_电源规格
      2. 7.16.2 DAC 输出规格
      3. 7.16.3 DAC 动态规范
      4. 7.16.4 DAC 线性度规格
      5. 7.16.5 DAC 时序规格
    17. 7.17 GPAMP
      1. 7.17.1 电气特性
      2. 7.17.2 开关特性
    18. 7.18 OPA
      1. 7.18.1 电气特性
      2. 7.18.2 开关特性
      3. 7.18.3 PGA 模式
    19. 7.19 I2C
      1. 7.19.1 I2C 特性
      2. 7.19.2 I2C 滤波器
      3. 7.19.3 I2C 时序图
    20. 7.20 SPI
      1. 7.20.1 SPI
      2. 7.20.2 SPI 时序图
    21. 7.21 UART
    22. 7.22 TIMx
    23. 7.23 TRNG
      1. 7.23.1 TRNG 电气特性
      2. 7.23.2 TRNG 开关特性
    24. 7.24 仿真和调试
      1. 7.24.1 SWD 时序
  9. 详细说明
    1. 8.1  CPU
    2. 8.2  操作模式
      1. 8.2.1 不同工作模式下的功能 (MSPM0G150x)
    3. 8.3  电源管理单元 (PMU)
    4. 8.4  时钟模块 (CKM)
    5. 8.5  DMA
    6. 8.6  事件
    7. 8.7  存储器
      1. 8.7.1 内存组织
      2. 8.7.2 外设文件映射
      3. 8.7.3 外设中断向量
    8. 8.8  闪存存储器
    9. 8.9  SRAM
    10. 8.10 GPIO
    11. 8.11 IOMUX
    12. 8.12 ADC
    13. 8.13 温度传感器
    14. 8.14 VREF
    15. 8.15 COMP
    16. 8.16 DAC
    17. 8.17 OPA
    18. 8.18 GPAMP
    19. 8.19 TRNG
    20. 8.20 AES
    21. 8.21 CRC
    22. 8.22 UART
    23. 8.23 I2C
    24. 8.24 SPI
    25. 8.25 WWDT
    26. 8.26 RTC
    27. 8.27 计时器 (TIMx)
    28. 8.28 器件模拟连接
    29. 8.29 输入/输出图
    30. 8.30 串行线调试接口
    31. 8.31 引导加载程序 (BSL)
    32. 8.32 器件出厂常量
    33. 8.33 识别
  10. 应用、实施和布局
    1. 9.1 典型应用
      1. 9.1.1 原理图
  11. 10器件和文档支持
    1. 10.1 入门和后续步骤
    2. 10.2 器件命名规则
    3. 10.3 工具与软件
    4. 10.4 文档支持
    5. 10.5 支持资源
    6. 10.6 商标
    7. 10.7 静电放电警告
    8. 10.8 术语表
  12. 11机械、封装和可订购信息
  13. 12修订历史记录

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

在推荐的电源电压和自然通风条件下的工作温度范围内(除非另有说明),所有典型值均在温度为 25°C 时测得,并且所有精度参数均使用 12 位分辨率模式测得(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
Vin(ADC) 模拟输入电压范围(1) 适用于所有 ADC 模拟输入引脚 0 VDD V
VR+ ADC 正基准电压 来自 VDD 的 VR+ VDD V
来自外部基准引脚的 VR+ (VREF+) 1.4 VDD V
来自内部基准的 VR+ (VREF) VREF V
VR- ADC 负基准电压 0 V
FS ADC 采样频率  RES = 0x0(12 位模式) 4.0 Msps
RES = 0x1(10 位模式) 4.36
RES = 0x2(8 位模式) 5.33
I(ADC) 流入 VDD 端子的
工作电源电流 
FS = 4MSPS,VR+ = VDD 1456 μA
CS/H ADC 采样保持电容 3.3 pF
Rin ADC 输入电阻 0.5
ENOB 有效位数 外部基准(2) 11.1
外部基准 (4),硬件均值计算已启用,16 个样本和 2 位移位 12.4
内部基准,VR+ = VREF = 2.5V  10.16
SNR 信噪比 外部基准(2) 69 dB
外部基准 (4),硬件均值计算已启用,16 个样本和 2 位移位 79
内部基准,VR+ = VREF = 2.5V  63.1
PSRRDC 电源抑制比(直流) 外部基准电压(2),VDD = VDD(min) 至 VDD(max) 62 dB
VDD = VDD(min) 至 VDD(max)
内部基准,VR+ = VREF = 2.5V 
64.2
PSRRAC 电源抑制比(交流) 外部基准电压(2),1kHz 时 ΔVDD = 0.1V 60 dB
1kHz 时 ΔVDD = 0.1V
内部基准,VR+ = VREF = 2.5V 
55.5
Twakeup ADC 唤醒时间 假设内部基准处于运行状态 1.22 us
VSupplyMon 电源监测器分压器 (VDD/3) 精度 ADC 输入通道:电源监测器(3) -1.5 1.5 %
ISupplyMon 电源监测器分压器电流消耗 ADC 输入通道:电源监测器 9.7 uA
模拟输入电压范围必须位于所选的 ADC 基准电压范围 VR+ 至 VR- 内,才能获得有效的转换结果。
所有外部基准规格都是在 VR+ = VREF+ = VDD = 3.3V 且 VR- = VREF- = VSS = 0V 的条件下测得
模拟电源监测器。通道 15 上的模拟输入断开连接,并在内部连接到分压器 VDD/3。