ZHCSRS3A february   2023  – june 2023 MSPM0G1505 , MSPM0G1506 , MSPM0G1507

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 功能方框图
  6. 器件比较
  7. 引脚配置和功能
    1. 6.1 引脚图
    2. 6.2 引脚属性
    3. 6.3 信号说明
    4. 6.4 未使用引脚的连接
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  建议运行条件
    4. 7.4  热性能信息
    5. 7.5  电源电流特性
      1. 7.5.1 运行/睡眠模式
      2. 7.5.2 停止/待机模式
      3. 7.5.3 关断模式
    6. 7.6  电源时序
      1. 7.6.1 POR 和 BOR
      2. 7.6.2 电源斜坡
    7. 7.7  闪存特性
    8. 7.8  时序特性
    9. 7.9  时钟规格
      1. 7.9.1 系统振荡器 (SYSOSC)
      2. 7.9.2 低频振荡器 (LFOSC)
        1. 7.9.2.1 SYSOSC 典型频率精度
      3. 7.9.3 系统锁相环 (SYSPLL)
      4. 7.9.4 低频晶体/时钟
      5. 7.9.5 高频晶体/时钟
    10. 7.10 数字 IO
      1. 7.10.1 电气特性
      2. 7.10.2 开关特性
    11. 7.11 模拟多路复用器 VBOOST
    12. 7.12 ADC
      1. 7.12.1 电气特性
      2. 7.12.2 开关特性
      3. 7.12.3 线性参数
      4. 7.12.4 典型连接图
    13. 7.13 温度传感器
    14. 7.14 VREF
      1. 7.14.1 电压特性
      2. 7.14.2 电气特性
    15. 7.15 比较器 (COMP)
      1. 7.15.1 比较器电气特性
    16. 7.16 DAC
      1. 7.16.1 DAC_电源规格
      2. 7.16.2 DAC 输出规格
      3. 7.16.3 DAC 动态规范
      4. 7.16.4 DAC 线性度规格
      5. 7.16.5 DAC 时序规格
    17. 7.17 GPAMP
      1. 7.17.1 电气特性
      2. 7.17.2 开关特性
    18. 7.18 OPA
      1. 7.18.1 电气特性
      2. 7.18.2 开关特性
      3. 7.18.3 PGA 模式
    19. 7.19 I2C
      1. 7.19.1 I2C 特性
      2. 7.19.2 I2C 滤波器
      3. 7.19.3 I2C 时序图
    20. 7.20 SPI
      1. 7.20.1 SPI
      2. 7.20.2 SPI 时序图
    21. 7.21 UART
    22. 7.22 TIMx
    23. 7.23 TRNG
      1. 7.23.1 TRNG 电气特性
      2. 7.23.2 TRNG 开关特性
    24. 7.24 仿真和调试
      1. 7.24.1 SWD 时序
  9. 详细说明
    1. 8.1  CPU
    2. 8.2  操作模式
      1. 8.2.1 不同工作模式下的功能 (MSPM0G150x)
    3. 8.3  电源管理单元 (PMU)
    4. 8.4  时钟模块 (CKM)
    5. 8.5  DMA
    6. 8.6  事件
    7. 8.7  存储器
      1. 8.7.1 内存组织
      2. 8.7.2 外设文件映射
      3. 8.7.3 外设中断向量
    8. 8.8  闪存存储器
    9. 8.9  SRAM
    10. 8.10 GPIO
    11. 8.11 IOMUX
    12. 8.12 ADC
    13. 8.13 温度传感器
    14. 8.14 VREF
    15. 8.15 COMP
    16. 8.16 DAC
    17. 8.17 OPA
    18. 8.18 GPAMP
    19. 8.19 TRNG
    20. 8.20 AES
    21. 8.21 CRC
    22. 8.22 UART
    23. 8.23 I2C
    24. 8.24 SPI
    25. 8.25 WWDT
    26. 8.26 RTC
    27. 8.27 计时器 (TIMx)
    28. 8.28 器件模拟连接
    29. 8.29 输入/输出图
    30. 8.30 串行线调试接口
    31. 8.31 引导加载程序 (BSL)
    32. 8.32 器件出厂常量
    33. 8.33 识别
  10. 应用、实施和布局
    1. 9.1 典型应用
      1. 9.1.1 原理图
  11. 10器件和文档支持
    1. 10.1 入门和后续步骤
    2. 10.2 器件命名规则
    3. 10.3 工具与软件
    4. 10.4 文档支持
    5. 10.5 支持资源
    6. 10.6 商标
    7. 10.7 静电放电警告
    8. 10.8 术语表
  12. 11机械、封装和可订购信息
  13. 12修订历史记录

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引导加载程序 (BSL)

引导加载程序 (BSL) 支持进行器件配置以及通过 UART 或 I2C 串行接口对器件存储器进行编程。通过 BSL 对器件存储器和配置的访问受 256 位用户定义的密码保护,如果需要,可以完全禁用器件配置中的 BSL。TI 默认会启用 BSL,以支持将 BSL 用于生产编程。

使用 BSL 至少需要两个引脚:BSLRX 和 BSLTX 信号(用于 UART),或 BSLSCL 和 BSLSDA 信号(用于 I2C)。此外,可以使用一个或两个额外引脚(BSL_invoke 和 NRST)来通过外部主机对引导加载程序进行受控调用。

如果启用,则可通过以下方式调用(启动)BSL:

  • 如果 BSL_invoke 引脚状态与定义的 BSL_invoke 逻辑电平匹配,则会在引导过程中调用 BSL。如果启用了器件快速引导模式,则会跳过此调用检查。外部主机可以通过置位调用条件并向 NRST 引脚施加复位脉冲来触发 BOOTRST,从而强制器件进入 BSL。之后,器件将在重启过程中验证调用条件,如果调用条件与预期的逻辑电平匹配,则启动 BSL。
  • 如果复位矢量和堆栈指针未编程,则在启动过程中会自动调用 BSL。因此,TI 的空白器件将在引导过程中调用 BSL,而无需在 BSL_invoke 引脚上提供硬件调用条件。这使得只使用串行接口信号即可进行生产编程。
  • 可在运行时通过使用 BSL 进入命令发出 SYSRST 从应用软件调用 BSL。

表 8-19 BSL 引脚要求和功能
器件信号 连接 BSL 功能
BSLRX UART 所需 UART 接收信号 (RXD),输入
BSLTX UART 所需 UART 发送信号 (TXD),输出
BSLSCL I2C 所需 I2C BSL 时钟信号 (SCL)
BSLSDA I2C 所需 I2C BSL 数据信号 (SDA)
BSL_invoke 可选 用于在引导期间启动 BSL 的高电平有效数字输入
NRST 可选 用于触发调用信号复位和后续检查 (BSL_invoke) 的低电平有效复位引脚

有关 BSL 功能和命令集的完整说明,请参阅 MSPM0 引导加载程序用户指南