ZHCSLT3B december   2020  – june 2023 LMK1D1204 , LMK1D1208

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. Revision History
  6. Device Comparison
  7. Pin Configuration and Functions
  8. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Electrical Characteristics
    5. 7.5 Typical Characteristics
  9. Parameter Measurement Information
  10. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Fail-Safe Input and Hysteresis
      2. 9.3.2 Input Mux
    4. 9.4 Device Functional Modes
      1. 9.4.1 LVDS Output Termination
      2. 9.4.2 Input Termination
  11. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curves
    3. 10.3 Power Supply Recommendations
    4. 10.4 Layout
      1. 10.4.1 Layout Guidelines
      2. 10.4.2 Layout Example
  12. 11Device and Documentation Support
    1. 11.1 Documentation Support
      1. 11.1.1 Related Documentation
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 Trademarks
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

LMK1D120x 时钟缓冲器能够以超低的时钟分配偏斜,将两个可选时钟输入(IN0 和 IN1)之一分配给 4 或 8 对差分 LVDS 时钟输出(OUT0 至 OUT7)。LMK1D12x 系列可接受两个时钟源传入一个输入多路复用器。输入可以为 LVDS、LVPECL、LP-HCSL、HCSL、CML 或 LVCMOS。

LMK1D12x 专为驱动 50Ω 传输线路而设计。在以单端模式驱动输入的情况下,必须将图 9-6 中所示的适当偏置电压施加到未使用的负输入引脚。

IN_SEL 引脚用于选择要发送到输出的输入。如果该引脚保持开路,该引脚将禁用输出(逻辑低电平)。该器件支持失效防护功能。该器件还整合了输入迟滞,可防止在没有输入信号的情况下输出随机振荡。

该器件可在 1.8V、2.5V 或 3.3V 电源环境下工作,温度范围是 –40°C 至 105°C(环境温度)。下表显示了 LMK1D12x 封装类型:

封装信息
器件型号封装(1)封装尺寸(标称值)(2)
LMK1D1204 VQFN (16) 3.00mm × 3.00mm
LMK1D1208VQFN (28)5.00mm × 5.00mm
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
GUID-20201027-CA0I-SDPJ-VCDQ-TBBZK2S9P0QB-low.gif应用示例