ZHCSOD8B November   2021  – August 2025 CDCDB400

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 失效防护输入
      2. 7.3.2 输出使能控制
      3. 7.3.3 SMBus
        1. 7.3.3.1 SMBus 地址分配
    4. 7.4 器件功能模式
      1. 7.4.1 CKPWRGD_PD# 功能
      2. 7.4.2 OE[3:0]# 和 SMBus 输出使能
      3. 7.4.3 输出压摆率控制
      4. 7.4.4 输出阻抗控制
    5. 7.5 编程
  9. 寄存器映射
    1. 8.1 CDCDB400 寄存器
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 输出使能控制方法
        2. 9.2.2.2 SMBus 地址
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 TICS Pro
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 具有可编程集成 85Ω(默认值)或 100Ω 差分输出终端的 4 个 LP-HCSL 输出
  • 4 种硬件输出使能 (OE#) 控制
  • 使用第 7 代 PCIE 滤波器之后的附加相位抖动:11.3fs,RMS(最大值)

  • 使用第 6 代 PCIE 滤波器之后的附加相位抖动:16.1fs,RMS(最大值)
  • 使用第 5 代 PCIE 滤波器之后的附加相位抖动:25fs,RMS(最大值)
  • 使用 DB2000Q 滤波器之后的附加相位抖动:38fs,RMS(最大值)
  • 支持公共时钟 (CC) 和单独基准 (IR) 架构
    • 与展频技术兼容
  • 输出到输出偏斜:< 50ps
  • 输入到输出延迟:< 3ns
  • 失效防护输入

  • 可编程输出压摆率控制

  • 3 个可选 SMBus 地址

  • 3.3V 内核和 IO 电源电压
  • 硬件控制的低功耗模式 (PD#)
  • 电流消耗:46mA(最大值)
  • 5mm × 5mm,32 引脚 VQFN 封装