ZHCSXO8 December   2024 AWRL6844

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 功能方框图
  6. 器件比较
    1. 5.1 相关产品
  7. 终端配置和功能
    1. 6.1 引脚图
    2. 6.2 信号说明
      1.      11
      2.      12
      3.      13
      4.      14
      5.      15
      6.      16
      7.      17
      8.      18
      9.      19
      10.      20
      11.      21
      12.      22
      13.      23
      14.      24
      15.      25
      16.      26
      17.      27
    3.     28
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  上电小时数 (POH)
    4. 7.4  建议运行条件
    5. 7.5  一次性可编程 (OTP) 电子保险丝的 VPP 规格
      1. 7.5.1 OTP 电子保险丝编程的建议运行条件
      2. 7.5.2 硬件要求
      3. 7.5.3 对硬件保修的影响
    6. 7.6  电源规格
      1. 7.6.1 3.3V I/O 拓扑
      2. 7.6.2 1.8V I/O 拓扑
      3. 7.6.3 系统拓扑
        1. 7.6.3.1 I/O 拓扑
      4. 7.6.4 射频电源去耦电容器和布局条件
        1. 7.6.4.1 1.2V 射频电源轨
          1. 7.6.4.1.1 1.2V 射频电源轨
        2. 7.6.4.2 1.0V 射频 LDO
          1. 7.6.4.2.1 1.0V 射频 LDO
      5. 7.6.5 噪声和纹波规格
    7. 7.7  节电模式
      1. 7.7.1 功耗典型数值
    8. 7.8  每个电压轨的峰值电流要求
    9. 7.9  射频规格
    10. 7.10 支持的 DFE 特性
    11. 7.11 CPU 规范
    12. 7.12 热阻特性
    13. 7.13 时序和开关特性
      1. 7.13.1  电源时序和复位时序
      2. 7.13.2  同步帧触发
      3. 7.13.3  输入时钟和振荡器
        1. 7.13.3.1 时钟规格
      4. 7.13.4  多通道缓冲/标准串行外设接口 (McSPI)
        1. 7.13.4.1 McSPI 特性
        2. 7.13.4.2 SPI 时序条件
        3. 7.13.4.3 SPI - 控制器模式
          1. 7.13.4.3.1 SPI 的时序和开关要求 - 控制器模式
          2. 7.13.4.3.2 SPI 输出时序的时序和开关特性 - 控制器模式
        4. 7.13.4.4 SPI - 外设模式
          1. 7.13.4.4.1 SPI 的时序和开关要求 — 外设模式
          2. 7.13.4.4.2 SPI 输出时序的时序和开关特性 - 次级模式
      5. 7.13.5  LVDS 仪表和测量外设
        1. 7.13.5.1 LVDS 接口配置
        2. 7.13.5.2 LVDS 接口时序
      6. 7.13.6  LIN
      7. 7.13.7  通用输入/输出
        1. 7.13.7.1 输出时序的开关特性与负载电容 (CL) 间的关系
      8. 7.13.8  控制器局域网 - 灵活数据速率 (CAN-FD)
        1. 7.13.8.1 CANx TX 和 RX 引脚的动态特性
      9. 7.13.9  串行通信接口 (SCI)
        1. 7.13.9.1 SCI 时序要求
      10. 7.13.10 内部集成电路接口 (I2C)
        1. 7.13.10.1 I2C 时序要求
      11. 7.13.11 四线串行外设接口 (QSPI)
        1. 7.13.11.1 QSPI 时序条件
        2. 7.13.11.2 QSPI 输入(读取)时序的时序要求
        3. 7.13.11.3 QSPI 开关特性
      12. 7.13.12 JTAG 接口
        1. 7.13.12.1 JTAG 时序条件
        2. 7.13.12.2 IEEE 1149.1 JTAG 的时序要求
        3. 7.13.12.3 IEEE 1149.1 JTAG 在推荐工作条件下的开关特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 子系统
      1. 8.3.1  射频 (RF) 和模拟子系统
      2. 8.3.2  时钟子系统
      3. 8.3.3  发送子系统
      4. 8.3.4  接收子系统
      5. 8.3.5  处理器子系统
      6. 8.3.6  汽车接口
      7. 8.3.7  主机接口
      8. 8.3.8  应用子系统 Cortex-R5F
      9. 8.3.9  DSP 子系统
      10. 8.3.10 硬件加速器 (HWA1.2) 特性
        1. 8.3.10.1 xWRx843 中的 HWA1.1、xWRLx432 中的 HWA1.2 和 xWRL684x 中的 HWA1.2 之间的硬件加速器功能差异
    4. 8.4 其他子系统
      1. 8.4.1 安全性 – 硬件安全模块
      2. 8.4.2 用于用户应用的 GPADC 通道(服务)
      3. 8.4.3 GPADC 参数
    5. 8.5 存储器分区示例
    6. 8.6 引导模式
  10. 监控和诊断
  11. 10应用、实施和布局
    1. 10.1 应用信息
    2. 10.2 参考原理图
  12. 11器件和文档支持
    1. 11.1 器件命名规则
    2. 11.2 工具与软件
    3. 11.3 文档支持
    4. 11.4 支持资源
    5. 11.5 商标
    6. 11.6 静电放电警告
    7. 11.7 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
  • ANC|207
散热焊盘机械数据 (封装 | 引脚)
订购信息

表 6-19 引脚属性(PKG1 封装)
BGA 焊球编号(1) 焊球名称(2) 信号名称(3) PINCNTL 寄存器(4) PINCNTL 寄存器地址(5)(11) 模式(6) 类型(7) 上拉/下拉类型(8) 复位期间的焊球状态(9) 复位后的焊球状态(10)
U12 CAN_FD_B_rx CAN_FD_B_rx PADAY_CFG_REG 0x5A00 0060 0 I PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
HWASS_UARTA_rx 1 I
ePWMa 2 O
GPIO_0 3 IO
R11 CAN_FD_B_tx CAN_FD_B_tx PADAZ_CFG_REG 0x5A00 0064 0 O PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
HWASS_UARTA_tx 1 O
ePWMb 2 O
GPIO_1 3 IO
sys_reset_out 4 O
B1 CLKM CLKM A
D1 CLKP CLKP A
T4 GPADC1 GPADC1 A
T3 GPADC2 GPADC2 A
U2 GPADC3 GPADC3 A
U3 GPADC4 GPADC4 A
F16 GPIO_2 GPIO_2 PADAL_CFG_REG 0x5A00 002C 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
LIN_rxLIN_rx 1 I
sys_reset_out 2 O
I2C_sda 3 IO
SPIA_cs1_n 4 IO
RSVD 5 I
RTC_CLK_in 6 I
U16 GPIO_5 GPIO_5 PADAV_CFG_REG 0x5A00 0054 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
SYNC_in 1 I
LIN_rLIN_rx 2 I
ePWMb 3 O
ePWMSYNCI 4 I
C16 HOST_CLK_req HOST_CLK_req(12) PADAX_CFG_REG 0x5A00 005C 0 O PU/PD 关闭/关闭/关闭 关闭/SS/关闭
GPIO_7 1 IO
MCU_CLKOUT(12) 2 O
LIN_txLIN_tx 3 O
RSVD 4 I
SPIB_miso 5 IO
I2C_scl 6 IO
N16 I2C_scl I2C_scl PADBC_CFG_REG 0x5A00 0070 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
PMIC_CLKOUT 1 O
UARTA_rx 2 I
GPIO_4 3 IO
RSVD 4 O
ePWMa 5 O
ePWMSYNCI 6 I
SPIB_clk 7 IO
N17 I2C_sda I2C_sda PADBD_CFG_REG 0x5A00 0074 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
MCU_CLKOUT 1 O
UARTA_tx 2 O
GPIO_5 3 IO
RSVD 4 O
ePWMb 5 O
ePWMSYNCO 6 O
SPIB_cs1_n 7 IO
SPIB_mosi 8 IO
U13 LIN_rx LIN_rx PADBE_CFG_REG 0x5A00 0078 0 I PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
UARTB_tx 1 O
GPIO_6 2 IO
T11 LIN_tx LIN_tx PADBF_CFG_REG 0x5A00 007C 0 O PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
UARTB_rx 1 I
GPIO_7 2 IO
PRCM_PMIC_DeepSleep 3 O
P16 lvds_valid LVDS_VALID PADBA_CFG_REG 0x5A00 0068 0 O PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
nERROR_OUT 1 O
LIN_rxLIN_rx 2 I
GPIO_2 3 IO
RSVD 4 O
SPIA_cs1_n 5 IO
SPIB_miso 6 IO
SPIB_clk 7 IO
SYNC_in 8 I
PRCM_PMIC_DeepSleep 9 O
N15 nERROR_OUT nERROR_OUT PADAU_CFG_REG 0x5A00 0050 0 O PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
GPIO_4 1 IO
SYNC_in 2 I
SPIB_cs0_n 3 IO
WU_reqin 4 I
RTC_CLK_in 5 I
MCU_CLKOUT 6 O
U10 NRESET NRESET A
F7 OSC_CLK_OUT OSC_CLK_OUT A
C17 PMIC_CLKOUT SOP[1] PADAK_CFG_REG 0x5A00 0028 上电期间 I PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
PMIC_CLKOUT(12) 0 O
LIN_txLIN_tx 1 O
SPIA_cs1_n 2 IO
B14 QSPI_clk QSPI_clk PADAA_CFG_REG 0x5A00 0000 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
SPIB_clk 1 IO
A13 QSPI_cs_n QSPI_cs_n PADAB_CFG_REG 0x5A00 0004 0 O PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
SPIB_cs0_n 1 IO
B13 QSPI_din QSPI_din PADAD_CFG_REG 0x5A00 000C 0 I PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
SPIB_miso 1 IO
RTC_CLK_in 2 I
A12 QSPI_dout QSPI_dout PADAC_CFG_REG 0x5A00 0008 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
SPIB_mosi 1 IO
B12 QSPI_qdin0 QSPI_qdin0 PADAE_CFG_REG 0x5A00 0010 0 I PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
I2C_scl 1 IO
WU_reqin 2 I
B11 QSPI_qdin1 QSPI_qdin1 PADAF_CFG_REG 0x5A00 0014 0 I PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
I2C_sda 1 IO
SYNC_in 2 I
R14 rs232_rx rs232_rx PADAP_CFG_REG 0x5A00 003C 0 I PU/PD 关闭/关闭/上拉 开启/关闭/上拉
I2C_sda 1 IO
UARTB_rx 2 I
LIN_rxLIN_rx 3 I
RSVD 4 O
SPIB_miso 5 IO
HWASS_UARTA_rx 6 I
P15 rs232_tx rs232_tx PADAO_CFG_REG 0x5A00 0038 0 O PU/PD 关闭/关闭/关闭 关闭/SS/关闭
I2C_scl 1 IO
UARTB_tx 2 O
LIN_txLIN_tx 3 O
ePWMSYNCI 4 I
RSVD 5 O
SPIB_cs1_n 6 IO
HWASS_UARTA_tx 7 O
N1 RX1 RX1 A
L1 RX2 RX2 A
J1 RX3 RX3 A
G1 RX4 RX4 A
A16 SPIA_clk SPIA_clk PADAG_CFG_REG 0x5A00 0018 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
ePWMb 1 O
I2C_scl 2 IO
SPIB_clk 3 IO
B17 SPIA_cs0_n SPIA_cs0_n PADAH_CFG_REG 0x5A00 001C 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
ePWMa 1 O
I2C_sda 2 IO
SPIB_cs0_n 3 IO
B15 SPIA_miso SPIA_miso PADAJ_CFG_REG 0x5A00 0024 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
GPIO_1 1 IO
ePWMa 2 O
SPIB_miso 3 IO
A15 SPIA_mosi SPIA_mosi PADAI_CFG_REG 0x5A00 0020 0 IO PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
GPIO_0 1 IO
ePWMb 2 O
SPIB_mosi 3 IO
RSVD 4 O
LVDS_VALID 5 O
R16 sys_reset_out sys_reset_out PADBB_CFG_REG 0x5A00 006C 0 O PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
WU_reqin 1 I
LIN_txLIN_tx 2 O
GPIO_3 3 IO
RSVD 4 O
SPIB_cs0_n 5 IO
T12 TCK TCK PADAT_CFG_REG 0x5A00 004C 0 I PU/PD 关闭/关闭/下拉 开启/关闭/下拉
ePWMb 1 O
T14 TDI TDI PADAR_CFG_REG 0x5A00 0044 0 I PU/PD 关闭/关闭/下拉 开启/关闭/下拉
ePWMa 1 O
T13 TDO SOP[0] PADAS_CFG_REG 0x5A00 0048 上电期间 I PU/PD 关闭/关闭/关闭 关闭/SS/关闭
TDO 0 O
T15 TMS TMS PADAQ_CFG_REG 0x5A00 0040 0 I PU/PD 关闭/关闭/上拉 开启/关闭/上拉
sys_reset_out 1 O
RSVD 2
RSVD 3
RSVD 4
RSVD 5
RTC_CLK_in 6 I
ePWMSYNCI 7 I
ePWMSYNCO 8 O
A3 TX1 TX1 A
A5 TX2 TX2 A
A7 TX3 TX3 A
A9 TX4 TX4 A
U15 UARTA_rts UARTA_rts PADAW_CFG_REG 0x5A00 0058 0 O PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
GPIO_6 1 IO
LIN_txLIN_tx 2 O
RSVD 3
WU_reqin 4 I
ePWMa 5 O
RTC_CLK_in 6 I
R10 UARTA_rx UARTA_rx PADAM_CFG_REG 0x5A00 0030 0 I PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
GPIO_3 1 IO
LIN_rxLIN_rx 2 I
CAN_FD_rx 3 I
SYNC_in 4 I
UARTB_rx 5 I
I2C_sda 6 IO
RSVD 7 O
HWASS_UARTA_rx 8 I
T10 UARTA_tx UARTA_tx PADAN_CFG_REG 0x5A00 0034 0 O PU/PD 关闭/关闭/关闭 关闭/关闭/关闭
LIN_txLIN_tx 1 O
CAN_FD_tx 2 O
RSVD 3
WU_reqin 4 I
UARTB_tx 5 O
I2C_scl 6 IO
RSVD 7 O
HWASS_UARTA_tx 8 O
K3 VBGAP VBGAP A
E13E14F10F11F12F13F14F9G10G11G12G13G14G9H10H11H12H13H14H9T5U5 VDD VDD PWR
D5D6D7K5 VDDA_10RF VDDA_10RF PWR
D10D8D9 VDDA_12RF VDDA_12RF PWR
R1R2 VDDA_18BB VDDA_18BB PWR
G3 VDDA_18VCO VDDA_18VCO PWR
T9U9 VDD_SRAM VDD_SRAM PWR
M4 VIN_18PM VIN_18PM PWR
D17T17U6 VIOIN VIOIN PWR
F17R17U8 VIOIN_18 VIOIN_18 PWR
D3 VIOIN_18CLK VIOIN_18CLK PWR
K16 VIOIN_18LVDS VIOIN_18LVDS PWR
T6 VNWA VNWA PWR
H7 VOUT_14APLL VOUT_14APLL PWR
F3 VOUT_14SYNTH VOUT_14SYNTH PWR
R4 VPP VPP PWR
A17B16D16E10E11E12E16J10J11J12J13J14J16J9K10K11K12K13K14K7K8K9L10L11L12L13L14L7L8L9M10M11M12M13M14M7M8M9N10N11N12N13N14N7N8N9T16T7T8U17 VSS VSS GND
A1A10A2A4A6A8B10B2B3B4B5B6B7B8B9C1C2D2E1E2E7E8E9F1F2F8G2G7G8H1H2H8J2J7J8K1K2K6L2L5L6M1M2M5M6N2N5N6P1P2T1T2U1 VSSA VSSA GND
焊球编号:底面的焊球编号与底部的每个信号相关联。
焊球名称:来自封装器件的机械名称(名称取自多路复用模式 0)。
信号名称:每个焊球上复用信号的名称(另请注意,焊球的名称是复用模式 0 中的信号名称)。
PINCNTL 寄存器:PinMux 控制的 APPSS 寄存器名称
PINCNTL 地址:PinMux 控制的 APPSS 地址
模式:多路复用模式编号:写入 PinMux Cntl 寄存器的值,用于为该焊球编号选择特定的信号名称。模式列具有位范围值。
类型:信号类型和方向:
  • I = 输入
  • O = 输出
  • IO = 输入或输出
上拉/下拉类型:指示存在内部上拉或下拉电阻器。可通过软件来启用或禁用上拉和下拉电阻器。
  • 上拉:内部上拉电阻
  • 下拉:内部下拉电阻
  • 空框表示无上拉/下拉电阻。
复位期间的焊球状态:复位期间的焊球状态,格式为 RX/TX/PULL 状态
  • RX(输入缓冲器)
    • 关闭:输入缓冲器被禁用
    • 亮:输入缓冲器被启用
  • TX(输出缓冲器)
    • 关闭:输出缓冲器被禁用
    • 低电平:输出缓冲器被启用并驱动 VOL
  • 拉动状态(内部拉动电阻器)
    • 关闭:内部拉电阻器被关闭
    • 上拉:内部上拉电阻器被开启。
    • 下拉:内部下拉电阻器被开启。
    • 不适用:无内部拉电阻器。
  • 空框或“-”表示不适用。
复位后的焊球状态:复位后的焊球状态,格式为 RX/TX/PULL 状态
  • RX(输入缓冲器)
    • 关闭:输入缓冲器被禁用
    • 亮:输入缓冲器被启用
  • TX(输出缓冲器)
    • 关闭:输出缓冲器被禁用
    • SS:使用 MUXMODE 选择的子系统决定输出缓冲器状态。
  • 拉动状态(内部拉动电阻器)
    • 关闭:内部拉电阻器被关闭
    • 上拉:内部上拉电阻器被开启。
    • 下拉:内部下拉电阻器被开启。
    • 不适用:无内部拉电阻器。
  • 空框、不适用或“-”表示不适用。
Pin Mux Control Value 映射到寄存器的低 4 位。
限制使用。在深度睡眠期间不可用