ZHCSXI9A November   2024  – June 2025 AWR2944P

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. 器件比较
  6. 相关产品
  7. 引脚配置和功能
    1. 6.1 引脚图 - AWR2944P/AWR2944-ECO/AWR2944LC
    2. 6.2 引脚图 - AWR2E44P/AWR2E44-ECO/AWR2E44LC
    3. 6.3 引脚属性
    4. 6.4 信号说明 - 数字
    5. 6.5 信号说明 - 模拟
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  上电小时数 (POH)
    4. 7.4  建议运行条件
    5. 7.5  一次性可编程 (OTP) 电子保险丝的 VPP 规格
      1. 7.5.1 OTP 电子保险丝编程的建议运行条件
      2. 7.5.2 硬件要求
      3. 7.5.3 对硬件保修的影响
    6. 7.6  电源规格
    7. 7.7  功耗摘要
    8. 7.8  射频规格
    9. 7.9  热阻特性
    10. 7.10 电源时序和复位时序
    11. 7.11 输入时钟和振荡器
      1. 7.11.1 时钟规格
    12. 7.12 外设信息
      1. 7.12.1  QSPI 闪存存储器外设
        1. 7.12.1.1 QSPI 时序条件
        2. 7.12.1.2 QSPI 时序要求 #GUID-4217F622-1EF7-45F6-B855-64CF2ED24728/GUID-97D19708-D87E-443B-9ADF-1760CFEF6F4C #GUID-4217F622-1EF7-45F6-B855-64CF2ED24728/GUID-0A61EEC9-2B95-4C27-B219-18D27C8F9430
        3. 7.12.1.3 QSPI 开关特性 #GUID-35EA1079-DDD6-4DC7-839D-D2FFA528448C/T4362547-64 #GUID-35EA1079-DDD6-4DC7-839D-D2FFA528448C/T4362547-65
      2. 7.12.2  多缓冲/标准串行外设接口 (MibSPI)
        1. 7.12.2.1 MibSPI 外设说明
        2. 7.12.2.2 MibSPI 发送和接收 RAM 组织结构
          1. 7.12.2.2.1 SPI 时序条件
          2. 7.12.2.2.2 SPI 控制器模式开关参数(时钟相位 = 0、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-BF7326FD-4582-4010-B4F1-73F1B0C09FC2/T4362547-236 #GUID-BF7326FD-4582-4010-B4F1-73F1B0C09FC2/T4362547-237 #GUID-BF7326FD-4582-4010-B4F1-73F1B0C09FC2/T4362547-238
          3. 7.12.2.2.3 SPI 控制器模式开关参数(时钟相位 = 1、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-E6A0140B-9416-425D-8E79-C66C78DF3527/T4362547-244 #GUID-E6A0140B-9416-425D-8E79-C66C78DF3527/T4362547-245 #GUID-E6A0140B-9416-425D-8E79-C66C78DF3527/T4362547-246
        3. 7.12.2.3 SPI 外设模式 I/O 时序
          1. 7.12.2.3.1 SPI 外设模式开关参数(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出) #GUID-E2D86041-CEF3-4EEB-A74A-C17A9547F543/T4362547-70 #GUID-E2D86041-CEF3-4EEB-A74A-C17A9547F543/T4362547-71 #GUID-E2D86041-CEF3-4EEB-A74A-C17A9547F543/T4362547-73
      3. 7.12.3  以太网交换机 (RGMII/RMII/MII) 外设
        1. 7.12.3.1 RGMII/RMII/MII 时序条件
          1. 7.12.3.1.1  RGMII 发送时钟开关特性
          2. 7.12.3.1.2  RGMII 发送数据和控制开关特性
          3. 7.12.3.1.3  RGMII 接收时钟时序要求
          4. 7.12.3.1.4  RGMII 接收数据和控制时序要求
          5. 7.12.3.1.5  RMII 发送时钟开关特性
          6. 7.12.3.1.6  RMII 发送数据和控制开关特性
          7. 7.12.3.1.7  RMII 接收时钟时序要求
          8. 7.12.3.1.8  RMII 接收数据和控制时序要求
          9. 7.12.3.1.9  MII 发送开关特性
          10. 7.12.3.1.10 MII 接收时序要求
          11. 7.12.3.1.11 MII 发送时钟时序要求
          12. 7.12.3.1.12 MII 接收时钟时序要求
          13. 7.12.3.1.13 MDIO 接口时序
      4. 7.12.4  LVDS/Aurora 仪表和测量外设
        1. 7.12.4.1 LVDS 接口配置
        2. 7.12.4.2 LVDS 接口时序
      5. 7.12.5  UART 外设
        1. 7.12.5.1 SCI 时序要求
      6. 7.12.6  内部集成电路接口 (I2C)
        1. 7.12.6.1 I2C 时序要求 #GUID-70BFADF8-F963-4E61-84ED-23FDE518F1A0/T4362547-185
      7. 7.12.7  控制器局域网 - 灵活数据速率 (CAN-FD)
        1. 7.12.7.1 CAN-FD TX 和 RX 引脚的动态特性
      8. 7.12.8  CSI2 接收器外设
        1. 7.12.8.1 CSI2 开关特性
      9. 7.12.9  增强型脉宽调制器 (ePWM)
      10. 7.12.10 通用输入/输出
        1. 7.12.10.1 输出时序的开关特性与负载电容 (CL) 间的关系 #GUID-D645D302-151E-4A83-B5A0-36D93909E00A/T4362547-45 #GUID-D645D302-151E-4A83-B5A0-36D93909E00A/T4362547-50
    13. 7.13 仿真和调试
      1. 7.13.1 仿真和调试说明
      2. 7.13.2 JTAG 接口
        1. 7.13.2.1 IEEE 1149.1 JTAG 的时序要求
        2. 7.13.2.2 IEEE 1149.1 JTAG 的开关特性
      3. 7.13.3 ETM 跟踪接口
        1. 7.13.3.1 ETM 跟踪时序要求
        2. 7.13.3.2 ETM 跟踪开关特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 子系统
      1. 8.3.1 射频 (RF) 和模拟子系统
        1. 8.3.1.1 射频时钟子系统
        2. 8.3.1.2 发送子系统
        3. 8.3.1.3 接收子系统
        4. 8.3.1.4 处理器子系统
      2. 8.3.2 汽车接口
    4. 8.4 其他子系统
      1. 8.4.1 硬件加速器子系统
      2. 8.4.2 安全性 – 硬件安全模块
      3. 8.4.3 用于用户应用的 ADC 通道(服务)
  10. 监控和诊断
    1. 9.1 监测和诊断机制
  11. 10应用、实施和布局
    1. 10.1 应用信息
    2. 10.2 短距离、中距离和远距离雷达
    3. 10.3 参考原理图
  12. 11器件和文档支持
    1. 11.1 器件命名规则
    2. 11.2 工具与软件
    3. 11.3 文档支持
    4. 11.4 支持资源
    5. 11.5 商标
    6. 11.6 静电放电警告
    7. 11.7 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

器件比较

表 4-1 器件特性比较
功能

AWR2944P

AWR2E44P

AWR2944-ECO

AWR2E44-ECO

AWR2944LC

AWR2E44LC

AWR2544

AWR2944
封装上装载 (LOP) 天线

接收器数量

4

4

4

4

4

4

4

4
发送器数量

4

4

4

4

4

4

4

4
片上存储器

4.5MB

4.5MB

4MB

4MB

3MB

3MB

2MB

4MB
最大 I/F(中频)(MHz)

20

20

20

20

20

20

20

15

最大实数/复数 2x 采样率 (Msps)

45(1)

45(1)

45(1)

45(1)

45(1)

45(1)

45(1)

37.5

(1)
安全与安防(2)
器件安全性(3)

符合 AEC-Q100 标准

处理器
MCU (RxF)

DSP (C6xx)

(4)

(4)(4)(4)(4)
硬件加速器(6)

HWA2.1(5)

HWA2.1(5)HWA2.1(5)HWA2.1(5)HWA2.1(5)HWA2.1(5)HWA1.5HWA2.1
用于 HWA 控制的 DSS_M4
硬件安全模块 (HSM)(7)(8)

安全加速器 (7)

外设
串行外设接口 (SPI) 端口

2

2

2

2

2

2

1

2
四线串行外设接口 (QSPI)

LVDS/调试

Aurora LVDS

以太网接口

以太网的基准时钟

内部集成电路 (I2C) 接口

1

1

1

1

1

1

1

1
CAN FD

2

2

2

2

2

2

2
迹线

ePWM

DMM 接口

GPADC(9)(9)(9)(9)(9)(9)(9)(9)
CSI2 TX
CSI2 RX
JTAG

每个线性调频脉冲可配置 Tx 移相器

产品状态(10)产品预发布 (PP)、
预告信息 (AI)
或量产数据 (PD)

PD

PDPDPD

PD

PD

PD

PD
支持仅实数接收器
AWR2944P/AWR2E44P/AWR2944-ECO/AWR2E44-ECO/AWR2944LC/AWR2E44LC 器件专为功能安全应用而开发,旨在支持高达 ASIL-B 的硬件完整性。有关其他器件,请参阅相应的数据表。
器件安全特性(包括安全启动和客户可编程密钥)适用于如节 3的“器件信息”表中的器件类型标识符所示的部分器件型号变体。
DSP 处理内核从 AWR1843 中的 C67x 升级到 C66x。
采用 Arm®Cortex-M4,用户可编程。
与 AWR1843 相比,硬件加速器已升级到 HWA2.1,并具有额外的特性。
仅适用于安全器件型号
用户可编程 Arm®Cortex-M4
具有一个用于外部电压监控的专用 GPADC
器件支持基于 CSI2 Rx 的回放功能,作为用于外部电压监控的专用 GPADC。
产品数据信息为发布时的信息。产品符合按照德州仪器 (TI) 标准保修证书条款所制定的规范。生产流程不一定包含对所有参数的测试。
“预告信息”涉及开发的抽样或预量产阶段的新产品。特性数据和其它性能会在未提前通知的情况下发生改变。