PLLATINUMSIM-SW — PLLatinum Sim Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
LMX8410L 是一款具有集成 LO 和 IF 放大器的高性能宽带(射频输入为 4 至 10GHz)I/Q 解调器。在 IIP3 为 28dBm 而 NF 为 15dB(频率均为 5GHz)的情况下,该器件可提供出色的动态范围,适用于高性能 应用中使用 DP83869。该器件可提供 2.7GHz 的大型复杂带宽,适用于高数据速率 应用。
LMX8410L 提供自动直流失调电压校正算法,可将失调电压降至 ±2mV 以下。使用 SPI 接口可以精确控制 I 和 Q 通道的增益和相位,从而实现高镜像抑制。
LMX8410L 具有高度集成度,可提供高性能,同时还能节省布板空间并降低复杂性。它集成了宽带射频输入平衡-非平衡变压器,因此无需外部平衡-非平衡变压器。它集成了高性能 PLL 和 VCO,因此无需外部 LO 和 LO 驱动器。该器件还集成了一个 IF 放大器和几个低噪声 LDO,进一步简化了电路板。
LMX8410L 集成了一个极低噪声的合成器,PLL FOM 为 –236dBc/Hz,在 5GHz 载波条件下提供高达 56.5dBc 的 DSB 集成噪声。LO 允许跨多个器件进行相位同步。高性能合成器输出可用于驱动另一级或数据转换器。对于共享外部 LO 的 应用 ,可以旁路掉集成的 LO。
| 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 数据表 | 带集成式合成器的 LMX8410L 高性能混合器 数据表 (Rev. A) | PDF | HTML | 英语版 (Rev.A) | PDF | HTML | 2019年 1月 24日 |
| 应用手册 | Designing a High Performance 4-12GHz Direct Conversion Receiver with LMX8410L | 2019年 2月 18日 | ||||
| EVM 用户指南 | LMX8410LEVM User's Guide (Rev. A) | 2018年 11月 27日 | ||||
| 技术文章 | Can a clock generator act as a jitter cleaner? | PDF | HTML | 2017年 3月 23日 | |||
| 技术文章 | Don’t let bad reference signals destroy the phase noise in your PLL/synthesizer | PDF | HTML | 2017年 1月 10日 | |||
| 技术文章 | A survival guide to scaling your PLL loop filter design | PDF | HTML | 2016年 11月 22日 | |||
| 技术文章 | What to do when your PLL does not lock | PDF | HTML | 2016年 7月 12日 | |||
| 技术文章 | Issues with jitter, phase noise, lock time or spurs? Check the loop-filter bandwid | PDF | HTML | 2016年 6月 6日 |
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
| 封装 | 引脚 | CAD 符号、封装和 3D 模型 |
|---|---|---|
| VQFN (RGZ) | 48 | Ultra Librarian |
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。
Bug fixes