产品详情

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 3 IOL (max) (mA) 32 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 3 IOL (max) (mA) 32 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YZP) 6 2.1875 mm² 1.75 x 1.25 SOT-23 (DBV) 6 8.12 mm² 2.9 x 2.8 SOT-SC70 (DCK) 6 4.2 mm² 2 x 2.1 USON (DRY) 6 1.45 mm² 1.45 x 1 X2SON (DSF) 6 1 mm² 1 x 1
  • Available in the Texas Instruments NanoFree Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Provides Down Translation to VCC
  • Max tpd of 3.8 ns at 3.3 V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back Drive Protection
  • Latch-Up Performance Exceeds 100 mA per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged Device Model (C101)

  • Available in the Texas Instruments NanoFree Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Provides Down Translation to VCC
  • Max tpd of 3.8 ns at 3.3 V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back Drive Protection
  • Latch-Up Performance Exceeds 100 mA per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged Device Model (C101)

The SN74LVC1G10 performs the Boolean function Y = A • B • C or Y = A + B + C in positive logic.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

The SN74LVC1G10 performs the Boolean function Y = A • B • C or Y = A + B + C in positive logic.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同,且具有相同引脚
SN74AUP1G00 正在供货 单路 1 输入、0.8V 至 3.6V 低功耗与非门 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 30
类型 标题 下载最新的英语版本 日期
* 数据表 SN74LVC1G10 数据表 (Rev. E) 2012年 1月 11日
应用简报 基于 MSPM0 的医用警报设计 PDF | HTML 英语版 PDF | HTML 2023年 4月 27日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 How to Select Little Logic (Rev. A) 2016年 7月 26日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 最新英语版本 (Rev.G) 2012年 7月 16日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 CMOS 非缓冲反向器在振荡器电路中的使用 英语版 2006年 3月 23日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
产品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用户指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
应用手册 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文献资料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 LVC Characterization Information 1996年 12月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
设计指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
应用手册 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

5-8-LOGIC-EVM — 支持 5 至 8 引脚 DCK、DCT、DCU、DRL 和 DBV 封装的通用逻辑评估模块

灵活的 EVM 设计用于支持具有 5 至 8 引脚数且采用 DCK、DCT、DCU、DRL 或 DBV 封装的任何器件。
用户指南: PDF
TI.com 上无现货
仿真模型

SN74LVC1G10 Behavioral SPICE Model

SCEM641.ZIP (8 KB) - PSpice Model
仿真模型

SN74LVC1G10 IBIS Model (Rev. A)

SCEM368A.ZIP (44 KB) - IBIS Model
参考设计

TIDA-010025 — 适用于 200-480VAC 驱动器且具有光模拟输入栅极驱动器的三相逆变器参考设计

此参考设计采用隔离式 IGBT 栅极驱动器以及隔离式电流/电压传感器实现了增强型隔离式三相逆变器子系统。所用的 UCC23513 栅极驱动器采用 6 引脚宽体封装和 LED 光模拟输入,可用作现有光隔离式栅极驱动器的引脚对引脚替代品。此设计表明,可使用用于驱动光隔离式栅极驱动器的所有现有配置来驱动 UCC23513 输入级。使用 AMC1300B 隔离式放大器和直流链路电压实现基于同相分流电阻器的电机电流感应,使用 AMC1311 隔离式放大器实现 IGBT 模块温度感应。该设计使用 C2000™ LaunchPad™ 来控制逆变器。
设计指南: PDF
原理图: PDF
参考设计

TIDA-010264 — 基于 MCU 的带超级电容器后备电源医疗报警参考设计

此参考设计是一个采用 MSPM0G1507 或 MSPM0G3507 微控制器 (MCU) 的非专用医疗警报示例,演示了主警报、备用警报和视觉警报功能,可帮助遵循 IEC 60601-1-8 进行开发。
设计指南: PDF
参考设计

TIDA-01540 — 采用具有内置死区时间插入功能的栅极驱动器的三相逆变器参考设计

TIDA-01540 参考设计可为增强型隔离式 10kW 三相逆变器降低系统成本并支持紧凑型设计。此设计在单个封装和自举配置中使用双栅极驱动器来为栅极驱动电源产生浮动电压,从而实现较低的系统成本和紧凑的外形尺寸。双栅极驱动器 UCC21520 具有可由电阻器选项进行配置的内置死区时间插入功能。由于输入 PWM 信号的重叠,这种独特的死区时间插入功能可为三相逆变器提供击穿保护。此设计通过防止过载、短路、接地故障、直流总线欠压和过压以及 IGBT 模块硬件过热问题来提高系统的可靠性。
设计指南: PDF
原理图: PDF
参考设计

TIDA-01541 — 用于三相逆变器的高带宽相电流和 DC-Link 电压检测参考设计

TIDA-01541 参考设计在三相逆变器中进行隔离式相电流和直流链路电压测量,能够降低系统成本并支持紧凑型设计,同时可实现高带宽和检测精度。隔离放大器的输出端通过差分到单端电路连接到 MCU 的内部 ADC。借助隔离放大器可以在 MCU 内部使用 SAR ADC,从而降低系统成本,而不必在电流检测方面进行任何折衷。8 引脚封装可减小电路板外形尺寸。借助隔离式放大器的高带宽能够在 3.5μs 内保护 IGBT,而借助高性能规格可实现高精度的电流和电压测量。直流链路电压测量是在高输入阻抗下完成的,因此可避免由高压分压器引起的源阻抗效应,从而提高精度。
设计指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
DSBGA (YZP) 6 Ultra Librarian
SOT-23 (DBV) 6 Ultra Librarian
SOT-SC70 (DCK) 6 Ultra Librarian
USON (DRY) 6 Ultra Librarian
X2SON (DSF) 6 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频