ZHCSFP6A November   2016  – January 2017 CDCLVP111-SP

PRODUCTION DATA.  

  1. 特性
  2. 应用范围
  3. 说明
  4. 修订历史记录
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 LVECL DC Electrical Characteristics
    6. 6.6 LVPECL DC Electrical Characteristics
    7. 6.7 AC Electrical Characteristics
    8. 6.8 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
    4. 7.4 Device Functional Modes
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Fanout Buffer for Line Card Application
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
          1. 8.2.1.2.1 LVPECL Output Termination
          2. 8.2.1.2.2 Input Termination
        3. 8.2.1.3 Application Curves
  9. Power Supply Recommendations
    1. 9.1 Power-Supply Filtering
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11器件和文档支持
    1. 11.1 接收文档更新通知
    2. 11.2 社区资源
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 Glossary
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 将一个差分时钟输入对 LVPECL 分配至 10 个差分 LVPECL
  • 与低压发射器耦合逻辑 (LVECL) 和 LVPECL 完全兼容
  • 支持 2.375V 至 3.8V 的宽电源电压范围
  • 通过 CLK_SEL 可选择时钟输入
  • 低输出偏移(典型值为 15ps),适用于时钟分配 应用
    • 额外抖动少于 1ps
    • 传播延迟少于 355ps
    • 开输入缺省状态
    • 兼容低压差分信令 (LVDS)、电流模式逻辑 (CML) 和短截线串联端接逻辑 (SSTL) 输入
  • 针对单端计时的 VBB 基准电压输出
  • 频率范围为直流至 3.5GHz
  • 支持国防、航天和医疗 应用
    • 受控基线
    • 同一组装和测试场所
    • 同一制造场所
    • 支持军用温度范围(-55°C 至 125°C) (1)
    • 延长的产品生命周期
    • 延长产品的变更通知周期
    • 产品可追溯性
提供定制温度范围。
提供定制温度范围。

应用范围

  • 设计用于驱动 50Ω 传输线路
  • 高性能时钟分配
  • 提供工程评估 (EM) 样片 (1)
这些部件仅适用于工程评估。以非合规性流程对其进行了处理(即未进行老化处理等操作)并且仅在 25°C 额定温度下进行了测试。这些部件不适用于质检、生产、辐射测试或飞行。这些零部件无法在 –55°C 至 125°C 的完整 MIL 额定温度范围或运行寿命内保证其性能。
这些部件仅适用于工程评估。以非合规性流程对其进行了处理(即未进行老化处理等操作)并且仅在 25°C 额定温度下进行了测试。这些部件不适用于质检、生产、辐射测试或飞行。这些零部件无法在 –55°C 至 125°C 的完整 MIL 额定温度范围或运行寿命内保证其性能。

说明

CDCLVP111-SP 时钟驱动器能够以最低时钟分配偏移将 LVPECL 输入的一对差分时钟(CLK0 和 CLK1)分配至十对差分 LVPECL 时钟(Q0 和 Q9)输出。CDCLVP111-SP 可接受两个时钟源传入一个输入多路复用器。CDCLVP111-SP 专为驱动 50Ω 传输线路而设计。当一个输出引脚不被使用时,建议将其保持在开状态以减少功耗。如果只使用差分对中的输出引脚中的一个,那么其它输出引脚必须被同样地端接至 50Ω。

如果要求单端输入运行,VBB基准电压输出被使用。在这种情况下,VBB引脚应该被连接至CLK0并由一个 10nF 电容器旁通至接地 (GND)。

如需实现高速性能,强烈建议采用差分模式。

CDCLVP111-SP 的额定工作温度范围为 -55°C 至 125°C。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
CDCLVP111-SP HFG (36) 9.08mm × 9.08mm
  1. 要了解所有可用封装,请参见数据表末尾的可订购产品附录。

功能框图

CDCLVP111-SP funcblockdia_SCAS946.gif