ZHCSOE2C November   2005  – July 2021 SN65C3221E

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. Revision History
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  ESD Ratings - IEC Specifications
    4. 7.4  Recommended Operating Conditions
    5. 7.5  Thermal Information
    6. 7.6  Electrical Characteristics
    7. 7.7  Driver Section: Electrical Characteristics
    8. 7.8  Switching Characteristics: Driver
    9. 7.9  Receiver Section: Electrical Characteristics
    10. 7.10 Switching Characteristics: Receiver
    11. 7.11 Auto-powerdown Section: Electrical Characteristics
    12. 7.12 Switching Characteristics: Auto-powerdown
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Device Functional Modes
  10. 10Application and Implementation
    1. 10.1 Application Information
  11. 11Device and Documentation Support
    1. 11.1 接收文档更新通知
    2. 11.2 支持资源
    3. 11.3 Trademarks
    4. 11.4 Electrostatic Discharge Caution
    5. 11.5 术语表
  12. 12Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

SN65C3221E 和 SN75C3221E 包含一个线路驱动器、一个线路接收器和一个具有引脚对引脚(串行端口连接引脚,包括 GND)±15kV IEC ESD 保护功能的双电荷泵电路。这些器件可在异步通信控制器和串行端口连接器之间提供电气接口。电荷泵和四个小型外部电容器支持由 3V 至 5.5V 单电源供电。
这些器件以高达 1Mbit/s 的数据信号传输速率运行,驱动器输出压摆率为 24V/μs 至 150V/μs。

串行端口处于非活动状态时,可提供灵活的电源管理控制选项。当 FORCEON 为低电平且 FORCEOFF 为高电平时,自动断电功能启用。在这种运行模式下,如果器件在接收器输入端未感应到有效的 RS-232 信号,则会禁用驱动器输出。如果 FORCEOFF 设定为低电平且 EN 为高电平,则驱动器和接收器均关闭,且电源电流降低至 1μA。断开串行端口的连接或关闭外围驱动器会导致发生自动断电情况。当 FORCEON 和 FORCEOFF 均为高电平时可禁用自动断电。启用自动断电的情况下,向接收器输入施加有效信号时,器件会自动激活。INVALID 输出会通知用户接收器输入端是否存在 RS-232 信号。如果接收器输入电压大于 2.7V 或小于 -2.7V,或者介于 -0.3V 至 0.3V 之间的时间少于 30μs,则 INVALID 为高电平(有效数据)。如果接收器输入电压在 -0.3V 至 0.3V 之间的时间超过 30μs,则 INVALID 为低电平(无效数据)。有关接收器输入电平的信息,请参阅Figure 8-5

器件信息
器件型号封装(1)封装尺寸(标称值)
SNx5C3221ESSOP (DB) 166.20mm x 5.30mm
TSSOP (DW) 1610.3mm x 7.50mm
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。

GUID-B642EE36-0658-4D2C-A9BA-9EF7A311E14E-low.gif逻辑图(正逻辑)