ZHCSEV0 March   2016 DS90UB921-Q1

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings - JEDEC
    3. 6.3  ESD Ratings—IEC and ISO
    4. 6.4  Recommended Operating Conditions
    5. 6.5  Thermal Information
    6. 6.6  DC Electrical Characteristics
    7. 6.7  AC Electrical Characteristics
    8. 6.8  PCLK Timing Requirements
    9. 6.9  Recommended Timing for the Serial Control Bus
    10. 6.10 Switching Characteristics
    11. 6.11 Typical Charateristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  High Speed Forward Channel Data Transfer
      2. 7.3.2  Low Speed Back Channel Data Transfer
      3. 7.3.3  Common Mode Filter Pin (CMF)
      4. 7.3.4  Video Control Signal Filter
      5. 7.3.5  EMI Reduction Features
        1. 7.3.5.1 Input SSC Tolerance (SSCT)
      6. 7.3.6  LVCMOS VDDIO Option
      7. 7.3.7  Power Down (PDB)
      8. 7.3.8  Remote Auto Power-Down Mode
      9. 7.3.9  Input PCLK Loss Detect
      10. 7.3.10 Serial Link Fault Detect
      11. 7.3.11 Pixel Clock Edge Select (TRFB)
      12. 7.3.12 Frequency Mode Optimizations
      13. 7.3.13 Interrupt Pins - Funtional Description and Usage (INTB, REM_INTB)
      14. 7.3.14 Internal Pattern Generation
      15. 7.3.15 GPIO[3:0] and GPO_REG[7:4]
        1. 7.3.15.1 GPIO[3:0] Enable Sequence
        2. 7.3.15.2 GPO_REG[7:4] Enable Sequence
      16. 7.3.16 I2S Transmitting
      17. 7.3.17 Built In Self Test (BIST)
        1. 7.3.17.1 BIST Configuration and Status
          1. 7.3.17.1.1 Sample BIST Sequence
        2. 7.3.17.2 Forward Channel And Back Channel Error Checking
    4. 7.4 Device Functional Modes
      1. 7.4.1 Configuration Select (MODE_SEL)
      2. 7.4.2 Repeater Application
        1. 7.4.2.1 Repeater Configuration
        2. 7.4.2.2 Repeater Connections
    5. 7.5 Programming
    6. 7.6 Register Maps
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 AVMUTE Operation
    3. 8.3 Typical Application
      1. 8.3.1 Design Requirements
      2. 8.3.2 Detailed Design Procedure
      3. 8.3.3 Application Curves
  9. Power Supply Recommendations
    1. 9.1 Power Up Requirements and PDB Pin
    2. 9.2 CML Interconnect Guidelines
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档 
    2. 11.2 社区资源
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 Glossary
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

1 特性

  • 适用于汽车电子 应用
  • 具有符合 AEC-Q100 标准的下列结果:
    • 器件温度等级 2:-40℃ 至 +105℃ 的环境运行温度范围
    • 器件人体放电模型 (HBM) 静电放电 (ESD) 分类等级 ±8kV
    • 器件组件充电模式 (CDM) ESD 分类等级 C6
  • 支持扩展高清 (1920x720p/60Hz) 数字视频格式
  • 支持 5MHz–96MHz 像素时钟 (PCLK)(STP 模式)
  • 支持 15MHz–96MHz PCLK(同轴模式)
  • RGB888 + VS、HS 和 DE
  • 并行 LVCMOS 视频输入
  • 允许存在幅值偏差的扩频输入
  • 4 条可选的双向 GPIO 通道
  • 双向控制接口通道接口,可连接到 I2C 兼容串行控制总线
  • 可选的 I2S 支持
  • 长达 10 米的交流耦合同轴或屏蔽双绞线 (STP) 互连
  • 通过 1.8V 或 3.3V 兼容 LVCMOS I/O 接口实现 3.3V 单电源运行
  • 具有嵌入式时钟的直流均衡和扰频数据
  • 内部模式生成
  • 低功率模式最大限度地减少了功率耗散
  • >8kV ISO 10605 静电放电 (ESD) 额定值

2 应用

  • 汽车用触摸显示屏
  • 汽车导航显示屏
  • 汽车仪表板

3 说明

DS90UB921-Q1 串行器与 DS90UB922-Q1、DS90UB926Q-Q1、DS90UB928Q-Q1、DS90UB948-Q1 或 DS90UB940-Q1 解串器配套使用,可提供完整的数字接口以实现汽车显示屏和图像传感应用中视频、音频和控制数据的高速并行 传输。

该芯片组非常适合 WVGA 和 HD 格式的车载视频显示系统。DS90UB921-Q1 整合了嵌入式双向控制通道和低延迟 GPIO 控制。该芯片组将并行接口转换为单对高速串行化接口。FPD-Link III 串行总线方案支持通过单个链路实现高速视频数据传输和双向控制通信的全双工控制。通过单个差分对(或单线)整合视频数据和控制可减少互连线尺寸和重量,同时还消除了偏差问题并简化了系统设计。

DS90UB921-Q1 串行器内嵌时钟,可通过直流扰频 & 均衡数据有效载荷,并将信号电平转换为高速低压差分(或单端)信令。最多有 24 个数据位可随视频控制信号一同串行化。

低压摆幅信令的使用、数据换序和随机生成以及扩频定时兼容性最大限度地减少了电磁干扰 (EMI)。

来自下行解串器的远程中断被映射至一个本地输出引脚。

器件信息 (1)

部件号 封装 封装尺寸(标称值)
DS90UB921-Q1 WQFN (48) 7.00mm x 7.00mm
  1. 要了解所有可用封装,请见数据表末尾的可订购产品附录。
DS90UB921-Q1 921-922typapp.gif