ZHCSSN3A November   2023  – March 2024 DRV8242-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
    1. 5.1 HW 型号
      1. 5.1.1 VQFN (20) 封装
    2. 5.2 SPI 型号
      1. 5.2.1 VQFN (20) 封装
      2. 5.2.2 VQFN (20) 封装
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息 VQFN-RHL 封装
    5. 6.5  电气特性
    6. 6.6  瞬态热阻抗和电流能力
    7. 6.7  SPI 时序要求
    8. 6.8  开关波形
      1. 6.8.1 输出开关瞬态
        1. 6.8.1.1 高侧再循环
    9. 6.9  唤醒瞬态
      1. 6.9.1 HW 型号
      2. 6.9.2 SPI 型号
    10. 6.10 故障反应瞬态
      1. 6.10.1 重试设置
      2. 6.10.2 锁存设置
    11. 6.11 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
      1. 7.2.1 HW 型号
      2. 7.2.2 SPI 型号
    3. 7.3 特性说明
      1. 7.3.1 外部元件
        1. 7.3.1.1 HW 型号
        2. 7.3.1.2 SPI 型号
      2. 7.3.2 电桥控制
        1. 7.3.2.1 PH/EN 模式
        2. 7.3.2.2 PWM 模式
        3. 7.3.2.3 寄存器 - 引脚控制 - 仅限 SPI 型号
      3. 7.3.3 器件配置
        1. 7.3.3.1 压摆率 (SR)
        2. 7.3.3.2 IPROPI
        3. 7.3.3.3 ITRIP 调节
        4. 7.3.3.4 DIAG
          1. 7.3.3.4.1 HW 型号
          2. 7.3.3.4.2 SPI 型号
      4. 7.3.4 保护和诊断
        1. 7.3.4.1 过流保护 (OCP)
        2. 7.3.4.2 过热保护 (TSD)
        3. 7.3.4.3 关断状态诊断 (OLP)
        4. 7.3.4.4 导通状态诊断 (OLA) - 仅限 SPI 型号
        5. 7.3.4.5 VM 过压监视器
        6. 7.3.4.6 VM 欠压监视器
        7. 7.3.4.7 上电复位 (POR)
        8. 7.3.4.8 事件优先级
    4. 7.4 器件功能状态
      1. 7.4.1 休眠状态
      2. 7.4.2 待机状态
      3. 7.4.3 唤醒至待机状态
      4. 7.4.4 活动状态
      5. 7.4.5 nSLEEP 复位脉冲(HW 型号,仅限锁存设置)
    5. 7.5 编程 - 仅限 SPI 型号
      1. 7.5.1 SPI 接口
      2. 7.5.2 标准帧
      3. 7.5.3 用于多个外设的 SPI 接口
        1. 7.5.3.1 用于多个外设的菊花链帧
  9. 寄存器映射 - 仅限 SPI 型号
    1. 8.1 用户寄存器
  10. 应用和实施
    1. 9.1 应用信息
      1. 9.1.1 负载概要
    2. 9.2 典型应用
      1. 9.2.1 HW 型号
      2. 9.2.2 SPI 型号
    3. 9.3 电源相关建议
      1. 9.3.1 确定大容量电容器的大小
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 社区资源
    4. 10.4 商标
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

ITRIP 调节

该器件提供可选的内部负载电流调节功能,其使用固定 TOFF 时间法。这是通过将 IPROPI 引脚上的电压与由 ITRIP 设置确定的基准电压进行比较来完成的。对于 HW 型号,TOFF 时间固定为 30µs,而对于使用 CONFIG3 寄存器中的 TOFF_SEL 位的 SPI 型号,该时间配置在 20 到 50µs 之间

启用后,ITRIP 调节仅在启用 HS FET 并且可以进行电流检测时才起作用。在这种情况下,当 IPROPI 引脚上的电压超过 ITRIP 设置的基准电压时,内部电流调节环路会强制执行以下操作:

  • 在 PH/EN 或 PWM 模式下,OUT1 = H,OUT2 = H(高侧再循环),TOFF 时间固定
    • 周期跳跃:由于最小占空比限制(特别是在低摆率设置和高 VM 下),即使使用 ITRIP 调节,负载电流也会继续增加。为了防止这种电流流失,实施了一种周期跳跃方案,其中,如果在 TOFF 时间结束时检测到的 IOUT 仍然大于 ITRIP,则再循环时间额外延长一个 TOFF 周期。这种再循环时间将继续增加,直到在 TOFF 周期结束时检测到的 IOUT 小于 ITRIP 为止。
注: 用户输入始终优先于内部控制。这意味着如果输入在 TOFF 时间内发生变化,则 TOFF 时间的剩余部分将被忽略,输出将按照命令跟随输入。

GUID-E01C9B37-A769-4BDD-B8D3-2F4CCF8E2666-low.svg图 7-4 ITRIP 实现

通过以下公式设置电流限值:

方程式 2. ITRIP 调节电平 = (VITRIP / RIPROPI) X AIPROPI
GUID-544E7312-ABF2-432D-BCA9-A31A30B4F6FC-low.svg图 7-5 固定 TOFF ITRIP 电流调节

在输出转换期间,ITRIP 比较器输出 (ITRIP_CMP) 会被忽略,以避免由于负载电容的电流尖峰而误触发比较器输出。

ITRIP 是 HW 型号的 6 级设置。SPI 型号提供了另外两种设置。下表对此进行了总结:

表 7-8 ITRIP 表
ITRIP 引脚S_ITRIP 寄存器位VITRIP [V]
RLVL1OF63'b000禁用调节
RLVL2OF63'b0011.18
不可用3'b0101.41
不可用3'b0111.65
RLVL3OF63'b1001.98
RLVL4OF63'b1012.31
RLVL5OF63'b1102.64
RLVL6OF63'b1112.97

在 HW 型号的器件中,ITRIP 引脚的更改是透明的,并且更改会立即反映出来。

在 SPI 型号的器件中,只要 SPI 通信可用,就可以通过写入 S_ITRIP 位随时更改 ITRIP 设置。此更改会立即反映在器件行为中。

仅限 SPI 型号 - 如果达到 ITRIP 调节电平,则设置 STATUS1 寄存器中的 ITRIP_CMP 位。没有 nFAULT 引脚指示。可以使用 CLR_FLT 命令清除该位。

注: 如果应用需要线性 ITRIP 控制,并且步长超出器件提供的选择范围,则可以使用外部 DAC 强制施加 IPROPI 电阻器底部的电压,而不是将其端接至 GND。进行这种修改后,可以通过外部 DAC 设置来控制 ITRIP 电流,如下所示:
方程式 3. ITRIP 调节电平 = [(VITRIP - VDAC) / RIPROPI] X AIPROPI