PMP9561

优化为无载时零功耗的 5V/10W 离线 DCM 反激转换器 - 参考设计

PMP9561

设计文件

概述

此设计采用了与 UCC24650 唤醒监控器相结合的 UCC28730 反激式控制器,提供 CV、CC 调节输出以及超低待机功耗,平均效率和 10% 负载效率超过 VI 级和 CoC 2 级规范。唤醒信号检测功能可实现对大型负载步进的快速瞬态响应。

特性
  • 空载待机功耗小于 5 mW
  • 唤醒检测功能实现快速动态响应
  • 初级侧调节可避免使用光耦合器
  • 平均效率 > 83%;超过 VI 级和 CoC 2 级规范(2016 年生效)
  • 10% 效率 > 80%
  • 通过谐振环谷底开关操作实现最高的整体效率
输出电压选项 PMP9561.1
Vin (Min) (V) 85
Vin (Max) (V) 265
Vout (Nom) (V) 5
Iout (Max) (A) 2
Output Power (W) 10
Isolated/Non-Isolated Isolated
Input Type AC
Topology Flyback- Quasi Resonant
??image.gallery.download_zh_CN?? 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

TIDU788.PDF (1108 K)

参考设计的测试结果,包括效率图表,测试前提条件等

TIDRCZ2.PDF (71 K)

设计布局和元件的详细原理图

TIDRCZ3.PDF (79 K)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDRCZ4.PDF (204 K)

元件放置方式设计布局的详细原理图

TIDC914.ZIP (256 K)

包含设计 PCB 物理板层信息的设计文件

TIDRCZ5.PDF (747 K)

用于生成 PCB 设计布局的 PCB 层图文件

产品

在设计中包括 TI 产品和可能的替代产品。

N 沟道 MOSFET

CSD18534Q5A采用 5mm x 6mm SON 封装的单路、9.8mΩ、60V、N 沟道 NexFET™ 功率 MOSFET

数据表: PDF | HTML
SR 和负载共享控制器

UCC24610次级侧同步整流器控制器

数据表: PDF | HTML
SR 和负载共享控制器

UCC24650用于快速瞬态初级侧调节的 200V 唤醒监控器

数据表: PDF | HTML
反激式控制器

UCC28730具有 CVCC 和唤醒监控功能的零功耗待机 PSR 反激式控制器

数据表: PDF | HTML

技术文档

未找到结果。请清除搜索,并重试。
查看所有 2
类型 标题 下载最新的英文版本 日期
技术文章 Power Tips: In the quest for no standby power, where do we declare victory? PDF | HTML 2015年 5月 30日
测试报告 PMP9561 Test Results 2015年 2月 16日

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题
查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频