產品詳細資料

Protocols Analog, I2C, I2S, I3C, JTAG, MIPI, RGMII, SPI, TDM, UART Configuration 2:1 SPDT Number of channels 4 Bandwidth (MHz) 2000 Supply voltage (max) (V) 5.5 Ron (typ) (mΩ) 2000 Input/output voltage (min) (V) 0 Input/output voltage (max) (V) 5.5 Supply current (typ) (µA) 40 Operating temperature range (°C) -40 to 125 ESD CDM (kV) 0.75 Input/output continuous current (max) (mA) 25 COFF (typ) (pF) 3.5 CON (typ) (pF) 7.5 OFF-state leakage current (max) (µA) 0.1 Ron (max) (mΩ) 4500 Ron channel match (max) (Ω) 0.28 VIH (min) (V) 1.2 VIL (max) (V) 0.45 Rating Catalog
Protocols Analog, I2C, I2S, I3C, JTAG, MIPI, RGMII, SPI, TDM, UART Configuration 2:1 SPDT Number of channels 4 Bandwidth (MHz) 2000 Supply voltage (max) (V) 5.5 Ron (typ) (mΩ) 2000 Input/output voltage (min) (V) 0 Input/output voltage (max) (V) 5.5 Supply current (typ) (µA) 40 Operating temperature range (°C) -40 to 125 ESD CDM (kV) 0.75 Input/output continuous current (max) (mA) 25 COFF (typ) (pF) 3.5 CON (typ) (pF) 7.5 OFF-state leakage current (max) (µA) 0.1 Ron (max) (mΩ) 4500 Ron channel match (max) (Ω) 0.28 VIH (min) (V) 1.2 VIL (max) (V) 0.45 Rating Catalog
SOT-23-THN (DYY) 16 8.4 mm² 4.2 x 2 TSSOP (PW) 16 32 mm² 5 x 6.4 UQFN (RSV) 16 4.68 mm² 2.6 x 1.8
  • Wide supply range: 1.5 V to 5.5 V
  • Low on-capacitance: 7.5 pF
  • Low on-resistance: 2 Ω
  • High bandwidth: 2 GHz
  • -40°C to +125°C operating temperature
  • 1.8 V Logic Compatible
  • Supports Input Voltage Beyond Supply
  • Integrated Pull Down Resistor on Logic Pins
  • Bidirectional Signal Path
  • Fail-Safe Logic
  • Powered-off Protection up to 3.6 V Signals
    • Pinout compatible to SN74CBTLV3257
  • Wide supply range: 1.5 V to 5.5 V
  • Low on-capacitance: 7.5 pF
  • Low on-resistance: 2 Ω
  • High bandwidth: 2 GHz
  • -40°C to +125°C operating temperature
  • 1.8 V Logic Compatible
  • Supports Input Voltage Beyond Supply
  • Integrated Pull Down Resistor on Logic Pins
  • Bidirectional Signal Path
  • Fail-Safe Logic
  • Powered-off Protection up to 3.6 V Signals
    • Pinout compatible to SN74CBTLV3257

The TMUX1574 is a complementary metal-oxide semiconductor (CMOS) switch. The TMUX1574 offers 2:1 SPDT switch configuration with 4-channels. Wide operating supply of 1.5 V to 5.5 V allows for use in a broad array of applications from servers and communication equipment to industrial applications. The device supports bidirectional analog and digital signals on the source (SxA, SxB) and drain (Dx) pins and can pass signals above supply up to VDD x 2, with a maximum input/output voltage of 5.5 V.

Powered-off Protection up to 3.6 V on the signal path of the TMUX1574 provides isolation when the supply voltage is removed (VDD = 0 V). Without this protection feature, switches can back-power the supply rail through an internal ESD diode and cause potential damage to the system.

Fail-Safe Logic circuitry allows voltages on the logic control pins to be applied before the supply pin, protecting the device from potential damage. All control inputs have 1.8 V logic compatible thresholds, ensuring both TTL and CMOS logic compatibility when operating in the valid supply voltage range. Integrated pull down resistor on the logic pins removes external components to reduce system size and cost.

The TMUX1574 is a complementary metal-oxide semiconductor (CMOS) switch. The TMUX1574 offers 2:1 SPDT switch configuration with 4-channels. Wide operating supply of 1.5 V to 5.5 V allows for use in a broad array of applications from servers and communication equipment to industrial applications. The device supports bidirectional analog and digital signals on the source (SxA, SxB) and drain (Dx) pins and can pass signals above supply up to VDD x 2, with a maximum input/output voltage of 5.5 V.

Powered-off Protection up to 3.6 V on the signal path of the TMUX1574 provides isolation when the supply voltage is removed (VDD = 0 V). Without this protection feature, switches can back-power the supply rail through an internal ESD diode and cause potential damage to the system.

Fail-Safe Logic circuitry allows voltages on the logic control pins to be applied before the supply pin, protecting the device from potential damage. All control inputs have 1.8 V logic compatible thresholds, ensuring both TTL and CMOS logic compatibility when operating in the valid supply voltage range. Integrated pull down resistor on the logic pins removes external components to reduce system size and cost.

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
功能相同,但引腳輸出與所比較的裝置不同
TMUX1575 現行 具有 1.2-V 邏輯的低電容、2:1 (SPDT) 4 通道斷電保護開關 This product is in a 60% smaller WCSP package and supports 1.2-V logic.

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 11
類型 標題 日期
* Data sheet TMUX1574 Low-Capacitance, 2:1 (SPDT) 4-Channel, Powered-Off Protected Switch with 1.8 V Logic datasheet (Rev. C) PDF | HTML 2019年 12月 5日
Application note Designing with Multiple Multiplexers in Series: A Guide to Cascading Multiplexers PDF | HTML 2024年 1月 31日
Application brief 1.8-V Logic for Multiplexers and Signal Switches (Rev. C) PDF | HTML 2022年 7月 26日
Application note Selecting the Correct Texas Instruments Signal Switch (Rev. E) PDF | HTML 2022年 6月 2日
Application note Multiplexers and Signal Switches Glossary (Rev. B) PDF | HTML 2021年 12月 1日
Application brief Enabling SPI-Based Flash Memory Expansion by Using Multiplexers (Rev. B) PDF | HTML 2021年 10月 7日
Application brief Eliminate Power Sequencing with Powered-off Protection Signal Switches (Rev. C) PDF | HTML 2021年 1月 6日
Technical article Overcome last-minute requirement changes with SOT-23 multiplexers PDF | HTML 2020年 9月 18日
EVM User's guide 16DYYPWEVM Test board for SOT-23 THIN (DYY) and TSSOP (PW) packages User's Guide 2019年 11月 11日
Technical article Roll with the design punches and overcome power-sequencing challenges PDF | HTML 2019年 7月 29日
Application brief Improve Stability Issues with Low Con Multiplexers (Rev. A) 2018年 12月 10日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

16DYYPWEVM — SOT-23 薄型 (DYY) 和 TSSOP (PW) 封裝的測試板

16DYYPWEVM 測試電路板提供兩個空間,可用於 SOT-23 薄型 (DYY) 和 TSSOP (PW) 封裝。  此測試電路板用於 16 針腳 SOT-23 薄型 (DYY) 和 TSSOP (PW) 封裝之整合式電路的快速原型設計和測試。 
使用指南: PDF
TI.com 無法提供
開發板

BP-AM2BLDCSERVO — AM2x Brushless-DC (BLDC) Servo Motor BoosterPack

The AM2x BLDC Servo Motor BoosterPack plug-in module is an add-on for the AM2x LaunchPad development kits. This BoosterPack provides up to two axes of 24V/8A BLDC driver, ADC/SDFM current feedback, industrial absolute encoder, and resolver feedback. 

使用指南: PDF | HTML
TI.com 無法提供
開發板

TMAG5110-5111EVM — 適用於高靈敏度、2D、雙通道、霍爾效應鎖存器的 TMAG511x 評估模組

TMAG5110-5111EVM 是一款具有雙霍爾鎖存器的旋轉編碼電路板,具有用於正交 (TMAG5110) 及速度和方向 (TMAG5111) 實作的單獨電路。有兩個不同的磁鐵和兩個磁鐵放置選項,以強調極距獨立性和磁鐵放置獨立性的雙鎖存功能。

使用指南: PDF | HTML
TI.com 無法提供
開發板

TMUXBQB-DYYEVM — 適用於 16 針腳 BQB、DYY 和 PW 封裝的通用 TMUX 評估模組

TMUXBQB-DYYEVM 可讓使用 16 接腳 TSSOP (PW)、WQFN (BQB) 和 SOT-23 THIN (DYY) 封裝的 TMUX 產品線進行快速原型設計,以及 DC 特性分析。

使用指南: PDF | HTML
TI.com 無法提供
介面轉接器

LEADED-ADAPTER1 — 適用於快速測試 TI 的 5、8、10、16 及 24 針腳引線封裝的表面貼裝至 DIP 接頭適配器

EVM-LEADED1 板可用於快速測試和搭建 TI 常見的有引腳封裝  此電路板具備板上配置,可將 TI 的 D、DBQ、DCT、DCU、DDF、DGS、DGV 和 PW 表面黏著封裝轉換為 100mil DIP 排針。     

使用指南: PDF
TI.com 無法提供
介面轉接器

LEADLESS-ADAPTER1 — 用於測試 TI 的 6、8、10、12、14、16 和 20 針腳無引線封裝的表面貼裝至 DIP 接頭適配器

EVM-LEADLESS1 電路板允許快速測試和麵包板搭建 TI 常見的無引腳封裝。  此電路板具有封裝設計,可將 TI 的 DRC、DTP、DQE、RBW、RGY、RSE、RSV、RSW、RTE、RTJ、RUK、RUC、RUG、RUM、RUT 和 YZP 表面黏著封裝轉換為 100mil DIP 接頭。
使用指南: PDF
TI.com 無法提供
模擬型號

TMUX1574 IBIS Model (Rev. B)

SCDM195B.ZIP (25 KB) - IBIS Model
模擬型號

TMUX1574 PSPICE Model

SCDM240.ZIP (2505 KB) - PSpice Model
模擬型號

TMUX1574 S-Parameter Model

SCDM204.ZIP (10563 KB) - S-Parameter Model
參考設計

TIDEP-01001 — 車輛乘員偵測參考設計

此參考設計展示了如何將具有整合式 DSP 的 AWR6843 60GHz 單晶片 mmWave 感測器做為車輛乘員偵測 (VOD) 和車內兒童偵測 (CPD) 感測器,以實現車輛內的生命跡象偵測。此設計提供在 C674x DSP 上運作的參考軟體處理鏈,能生成熱圖,以在 ±60 度視野 (FoV) 內偵測乘員。

 

其他資訊

參考軟體處理鏈,利用雷達偵測車內乘員。

Design guide: PDF
電路圖: PDF
參考設計

TIDA-00179 — 至絕對式編碼器的通用數位介面參考設計

TIDA-00179 是一種符合 EMC 標準的通用數位介面,用於連接絕對位置編碼器,例如 EnDat 2.2、BiSS®、SSI 或 HIPERFACE DSL®。此參考設計支援 15 V 至 60 V(標稱 24 V)的寬輸入電壓範圍。具有 3.3-V 邏輯 I/O 訊號的連接器可直接介接至 Sitara AM437xDelfino F28379 等主機處理器,以執行對應的主要通訊協定。

主要實作可在 Sitara AM437xEnDat2.2BiSSHIPERFACE DSL)或 Delfino DesignDRIVEEnDat2.2BiSS (...)

Design guide: PDF
電路圖: PDF
參考設計

TIDEP0057 — 基於 PRU-ICSS 並採用 AM437x 的多協定數位位置編碼器主介面參考設計

這是基於 Sitara™ 處理器的工業通訊參考設計,配備可編程即時單元及工業通訊子系統 (PRU-ICSS)。本設計說明整合式多協定數位位置編碼器主站介面支援功能。支援的數位位置編碼器主站協定包括 EnDat 2.2、HIPERFACE DSL® 及 BiSS C。此整合式多協定編碼器主站的優勢在於無需額外的現場可程式化閘陣列 (FPGA)、特殊應用積體電路 (ASIC) 和可編程邏輯裝置 (PLD),即可支援多種編碼器協定,從而節省成本並減少電路板空間。本參考設計採用單晶片驅動評估板 (TMDSIDK437X) 以及通用數位介面絕對位置編碼器參考設計 (TIDA-00179)。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01021 — 適用於 DSO、雷達和 5G 無線測試儀的多通道 JESD204B 15 GHz 時鐘參考設計

高速多通道應用需要能精確管理通道間時脈偏斜的時脈解決方案,以達到最佳的系統 SNR、SFDR 和 ENOB。此參考設計利用 TI 的 LMX2594 寬頻 PLL(內建 VCO),可產生 10MHz 至 15GHz 的時脈及 JESD204B 介面用 SYSREF,支援在獨立電路板上兩個高速通道的應用。15GHz 時鐘頻率下,10kHz 偏移的相位雜訊為 < -104dBc/Hz。  使用 TI 的 ADC12DJ3200 高速轉換器 EVM,可實現板對板時脈偏斜 <10ps,並在 5.25GHz 輸入訊號下達到 49.6dB (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01023 — 適用於雷達和 5G 無線測試器的高通道數 JESD204B 時脈產生參考設計

高速多通道應用需要能精確調整通道至通道偏斜的低雜訊、可擴充時脈解決方案,以達到最佳的系統 SNR、SFDR 和 ENOB。此參考設計支援使用一個主要時鐘和多個從屬時鐘裝置的高通道數 JESD204B 同步時鐘。此設計提供多通道 JESD204B 時鐘,使用 TI LMK04828 時鐘抖動清除器和整合 VCO 的 LMX2594 寬頻 PLL,以達到 <10 ps 的時鐘對時鐘偏斜。此設計以 3 GSPS 的速度使用 TI ADC12DJ3200 EVM 進行測試,可達到 < 50 ps 的通道對通道偏斜,並改善 SNR (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01024 — 適用於雷達和 5G 無線測試器的高通道數 JESD204B 菊輪鍊時鐘參考設計

高速多通道應用需要能精確調整通道至通道偏斜的低雜訊、可擴充時脈解決方案,以達到最佳的系統 SNR、SFDR 和 ENOB。此參考設計支援在菊輪鍊配置中擴充 JESD204B 同步時脈。此設計提供多通道 JESD204B 時鐘,使用 TI LMK04828 時鐘抖動清除器和整合 VCO 的 LMX2594 寬頻 PLL,以達到 <10 ps 的時鐘對時鐘偏斜。此設計以 3 GSPS 的速度使用 TI ADC12DJ3200 EVM 進行測試,可達到 < 50 ps 的通道對通道偏斜,並改善 SNR (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDEP0054 — 適用於變電所自動化的平行備援通訊協定 (PRP) 乙太網路參考設計

此為高可靠性、低延遲網路通訊的參考設計,適用於智慧電網傳輸與配電網路中的變電所自動化設備。其使用 PRU-ICSS 支援 IEC 62439 標準中的平行備援通訊協定 (PRP) 規格。此參考設計是 FPGA 方法的低成本替代方案,並可在新增功能時提供靈活性與性能,例如無需額外元件的 IEC 61850 支援。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-010271 — 適用於儲能系統的可堆疊電池管理單元參考設計

這是完整電池芯溫度感測與高電池芯電壓準確度的鋰離子 (Li-ion)、磷酸鐵鋰 (LiFePO4) 電池組 (32s) 參考設計。此設計可監控每個電池芯電壓、電池芯溫度,並保護電池組,以確保安全使用。此設計使用板載與板外菊鍊通訊介面,實現符合成本效益的堆疊匯流排連線。這些功能讓此參考設計適用於高容量電池組應用。
Design guide: PDF
參考設計

TIDA-010131 — 適用於雷達和無線 5G 測試儀的多通道射頻收發器計時參考設計

高速終端設備(例如相位陣列雷達、無線通訊測試器和電子戰設備)的類比前端需要同步多收發器訊號鏈。各收發器訊號鏈皆包含高速、類比轉數位轉換器 (ADC)、數位轉類比轉換器 (DAC) 和時脈子系統。時脈子系統提供含精密延遲調整的低雜訊取樣時脈,以實現最低通道對通道偏斜,同時最佳系統性能,例如訊號雜訊比 (SNR)、無雜散動態範圍 (SFDR)、IMD3、有效位元數 (ENOB) 等。此參考設計展示了使用 AFE7444 EVM 的多通道 JESD204B 時脈產生功能與系統性能。利用 6 GSPS/3 GSPS DAC/ADC 時脈實現優於 10 ps 的通道對通道偏斜,支援最高 (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01572 — 數位輸入、D 類、IV 感測音訊放大器的立體聲評估模組參考設計

此參考設計提供高性能立體聲道音訊子系統,可在 PC 應用中使用。其以 4.5V 至 16V 的單電源供電運作,並搭載 TAS2770 這款數位輸入 D 類音訊放大器;此放大器可提供出色的雜訊和失真性能,並提供 WCSP 和 QFN 兩種封裝。該設計還包括 TL760M33TPS73618 這兩個低壓差固定電壓穩壓器,分別產生所需的 3.3V 和 1.8V 系統軌。此參考設計的多用途數位輸入介面可支援多種輸入格式,同時提供電壓與電流感測、供應電壓 (VBAT) 及溫度的輸出資料。此參考設計也包括多工處理,可將多個輸入來源連接至數位輸入。此外,TAS2770 整合了可追蹤 VBAT (...)
Design guide: PDF
電路圖: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
SOT-23-THN (DYY) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian
UQFN (RSV) 16 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中持續性的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片