TLV3501
- High Speed: 4.5 ns
- Rail-to-Rail I/O
- Supply Voltage: 2.7 V to 5.5 V
- Push-Pull CMOS Output Stage
- Shutdown (TLV3501 Only)
- Micro Packages: 6-Pin SOT-23 (Single), 8-Pin SOT-23 (Dual)
- Low Supply Current: 3.2 mA
The TLV350x family of push-pull output comparators feature a fast 4.5-ns propagation delay and operation from 2.7 V to 5.5 V. Beyond-the-rails input common-mode range makes it an ideal choice for low-voltage applications. The rail-to-rail output directly drives either CMOS or TTL logic.
Microsize packages provide options for portable and space-restricted applications. The single (TLV3501) is available in 6-pin SOT-23 and 8-pin SO packages. The dual (TLV3502) comes in the 8-pin SOT-23 and 8-pin SO packages.
技術文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 6 | 類型 | 標題 | 日期 | ||
|---|---|---|---|---|
| * | Data sheet | TLV350x 4.5-ns, Rail-to-Rail, High-Speed Comparator in Microsize Packages datasheet (Rev. E) | PDF | HTML | 2015年 4月 17日 |
| Application brief | Time of Flight and LIDAR - Optical Front End Design (Rev. A) | PDF | HTML | 2022年 4月 29日 | |
| Circuit design | Signal and clock recovery comparator circuit (Rev. A) | PDF | HTML | 2021年 6月 22日 | |
| Application note | AN-31 Amplifier Circuit Collection (Rev. D) | 2020年 10月 21日 | ||
| Application note | High Speed Comparators for Triggering in Oscilloscopes | 2018年 2月 19日 | ||
| E-book | The Signal e-book: A compendium of blog posts on op amp design topics | 2017年 3月 28日 |
設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
開發板
AMP-PDK-EVM — 放大器性能開發套件評估模組
放大器性能開發套件 (PDK) 是一款評估模組 (EVM) 套件,可測試通用運算放大器 (op amp) 參數,並與大多數運算放大器和比較器相容。EVM 套件提供主板和多個插槽式子卡選項,可滿足封裝需求,使工程師能夠快速評估和驗證裝置性能。
AMP-PDK-EVM 套件支援五種最熱門的業界標準封裝,包括:
- D (SOIC-8 和 SOIC-14)
- PW (TSSOP-14)
- DGK (VSSOP-8)
- DBV (SOT23-5 和 SOT23-6)
- DCK (SC70-5 和 SC70-6)
模擬型號
TLV3501 and TLV3502 TINA-TI MACRO and Reference Design
SBOMBU6.ZIP (10 KB) - TINA-TI Reference Design
設計工具
CIRCUIT060072 — 訊號與時鐘恢復比較器電路
訊號復原電路用於數位系統,以擷取扭曲的時脈或資料波形。由於雜散電容、雜散電感或傳輸線路上的反射,這些時脈與數據訊號會在長走線上衰減和失真。比較器用於感測衰減和失真的輸入訊號,並轉換為全刻度數位輸出訊號。動態參考電壓將連接至比較器的反相端子,以從輸入訊號中擷取共模電壓。
模擬工具
PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具
PSpice® for TI 是有助於評估類比電路功能的設計和模擬環境。這款全功能設計和模擬套件使用 Cadence® 的類比分析引擎。PSpice for TI 包括業界最大的模型庫之一,涵蓋我們的類比和電源產品組合,以及特定類比行為模型,且使用無需支付費用。
PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。
在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。
在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
模擬工具
TINA-TI — 基於 SPICE 的類比模擬程式
TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
使用指南: PDF
參考設計
TIDA-060025 — 可將 LIDAR 與飛行時間 (ToF) 應用的跨阻抗頻寬最大化的參考設計
此設計展示了具有飛時測距 (ToF) 距離量測電路的高速光纖傳輸媒介,該媒介使用光纖傳輸媒介,可適應任何類型的 ToF 量測,例如自由空間。此設計具備領先業界的 2.5-V 輸出線性轉阻前端,具備 10kΩ 增益及超過 200-MHz 頻寬,可進行高精度量測。接收的訊號會使用在短時間模式下運作的 TDC7201 轉換器數位化,進而將裝置的量測精確度從 12ns 提升至 250ps,進一步強化設計的高精確度本質。此量測透過 LaunchPad™ 開發套件上的 MSP430 微控制器進行控制,以利簡易隨插即用相容性。整體而言,相較於需要高速 ADC 和 FPGA (...)
參考設計
TIPD105 — 輸入 2 kHz 至 32 MHz 的 AC 耦合比較器參考設計
This reference design provides the theory, component selection, and simulation of a single supply comparator required to use AC coupling to detect sine waves or square waves. Often this is needed due to differences in ground between two different modules. Whenever AC coupling is involved into (...)
| 封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
|---|---|---|
| SOIC (D) | 8 | Ultra Librarian |
| SOT-23 (DBV) | 6 | Ultra Librarian |
訂購與品質
內含資訊:
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
內含資訊:
- 晶圓廠位置
- 組裝地點
建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。