데이터 시트
SN74LVC1G17
- Available in ultra small 0.64mm2 package (DPW) with 0.5mm pitch
- Supports 5V VCC operation
- Inputs accept voltages to 5.5V
- Maximum tpd of 4.6ns at 3.3V
- Low power consumption, 10µA maximum ICC
- ±24mA output drive at 3.3V
- Ioff supports live insertion, partial-power-down mode, and back-drive protection
- Latch-up performance exceeds 100mA per JESD 78, Class II
- ESD protection exceeds JESD 22
- 2000V human-body model (A114A)
- 200V machine model (A115A)
- 1000V charged-device model (C101)
This single Schmitt-trigger buffer is designed for 1.65V to 5.5V VCC operation.
The SN74LVC1G17 device contains one buffer and performs the Boolean function Y = A.
The CMOS device has high output drive while maintaining low static power dissipation over a broad VCC operating range.
The SN74LVC1G17 is available in a variety of packages, including the ultra-small DPW package with a body size of 0.8mm × 0.8mm.
관심 가지실만한 유사 제품
비교 대상 장치보다 업그레이드된 기능을 지원하는 드롭인 대체품
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
기술 자료
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
33개 모두 보기 설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
평가 보드
5-8-LOGIC-EVM — 5핀~8핀 DCK, DCT, DCU, DRL 및 DBV 패키지용 일반 논리 평가 모듈
5~8핀 수의 DCK, DCT, DCU, DRL 또는 DBV 패키지가 있는 모든 디바이스를 지원하도록 설계된 유연한 EVM.
사용 설명서: PDF
많은 TI 레퍼런스 설계에는 SN74LVC1G17이(가) 포함됩니다.
레퍼런스 디자인 선택 툴을 사용하여 애플리케이션 및 매개 변수에 가장 적합한 설계를 검토하고 식별할 수 있습니다.
| 패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
|---|---|---|
| DSBGA (YZP) | 5 | Ultra Librarian |
| DSBGA (YZV) | 4 | Ultra Librarian |
| SOT-23 (DBV) | 5 | Ultra Librarian |
| SOT-5X3 (DRL) | 5 | Ultra Librarian |
| SOT-SC70 (DCK) | 5 | Ultra Librarian |
| USON (DRY) | 6 | Ultra Librarian |
| X2SON (DPW) | 5 | Ultra Librarian |
| X2SON (DSF) | 6 | Ultra Librarian |
주문 및 품질
포함된 정보:
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
포함된 정보:
- 팹 위치
- 조립 위치