제품 상세 정보

Bits (#) 2 Data rate (max) (Mbps) 380 Topology Push-Pull Direction control (typ) Direction-controlled Vin (min) (V) 0.9 Vin (max) (V) 3.6 Applications GPIO Features Output enable, Partial power down (Ioff) Technology family AVC Supply current (max) (mA) 0.0036 Rating Catalog Operating temperature range (°C) -40 to 85
Bits (#) 2 Data rate (max) (Mbps) 380 Topology Push-Pull Direction control (typ) Direction-controlled Vin (min) (V) 0.9 Vin (max) (V) 3.6 Applications GPIO Features Output enable, Partial power down (Ioff) Technology family AVC Supply current (max) (mA) 0.0036 Rating Catalog Operating temperature range (°C) -40 to 85
X2SON (DQE) 8 1.4 mm² 1.4 x 1 X2SON (DQM) 8 2.16 mm² 1.8 x 1.2
  • Wide Operating VCC Range of 0.9 V to 3.6 V
  • Low Static-Power Consumption, 6-µA Max ICC
  • Output Enable Feature Allows User to Disable Outputs to Reduce Power Consumption
  • ±24-mA Output Drive at 3.0 V
  • Ioff Supports Partial Power-Down-Mode Operation
  • Input Hysteresis Allows Slow Input Transition and Better Switching Noise Immunity at Input
  • Maximum Data Rates
    • 380 Mbps (1.8-V to 3.3-V Translation)
    • 200 Mbps (<1.8-V to 3.3-V Translation)
    • 200 Mbps (Translate to 2.5 V or 1.8 V)
    • 150 Mbps (Translate to 1.5 V)
    • 100 Mbps (Translate to 1.2 V)
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 5000-V Human-Body Model (A114-A)
  • Wide Operating VCC Range of 0.9 V to 3.6 V
  • Low Static-Power Consumption, 6-µA Max ICC
  • Output Enable Feature Allows User to Disable Outputs to Reduce Power Consumption
  • ±24-mA Output Drive at 3.0 V
  • Ioff Supports Partial Power-Down-Mode Operation
  • Input Hysteresis Allows Slow Input Transition and Better Switching Noise Immunity at Input
  • Maximum Data Rates
    • 380 Mbps (1.8-V to 3.3-V Translation)
    • 200 Mbps (<1.8-V to 3.3-V Translation)
    • 200 Mbps (Translate to 2.5 V or 1.8 V)
    • 150 Mbps (Translate to 1.5 V)
    • 100 Mbps (Translate to 1.2 V)
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 5000-V Human-Body Model (A114-A)

This 2-bit unidirectional translator uses two separate configurable power-supply rails. The A port is designed to track VCCA. VCCA accepts any supply voltage from 0.9 V to 3.6 V. The B port is designed to track VCCB. VCCB accepts any supply voltage from 0.9 V to 3.6 V. This allows for low-voltage translation between 0.9-V, 1.2-V, 1.5-V, 1.8-V, 2.5-V and 3.6-V voltage nodes. For the SN74AVC2T244, when the output-enable ( OE) input is high, all outputs are placed in the high-impedance state. The SN74AVC2T244 is designed so that the OE input circuit is referenced to VCCA. This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

This 2-bit unidirectional translator uses two separate configurable power-supply rails. The A port is designed to track VCCA. VCCA accepts any supply voltage from 0.9 V to 3.6 V. The B port is designed to track VCCB. VCCB accepts any supply voltage from 0.9 V to 3.6 V. This allows for low-voltage translation between 0.9-V, 1.2-V, 1.5-V, 1.8-V, 2.5-V and 3.6-V voltage nodes. For the SN74AVC2T244, when the output-enable ( OE) input is high, all outputs are placed in the high-impedance state. The SN74AVC2T244 is designed so that the OE input circuit is referenced to VCCA. This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
19개 모두 보기
유형 직함 날짜
* Data sheet SN74AVC2T244 2-Bit Unidirectional Voltage-level Translator datasheet (Rev. C) PDF | HTML 2021/03/12
Application note Schematic Checklist - A Guide to Designing With Fixed or Direction Control Translators PDF | HTML 2024/10/02
Application note Schematic Checklist - A Guide to Designing with Auto-Bidirectional Translators PDF | HTML 2024/07/12
Application note Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024/07/03
Selection guide Voltage Translation Buying Guide (Rev. A) 2021/04/15
Selection guide Logic Guide (Rev. AB) 2017/06/12
Application note Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015/12/02
Application note Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015/04/30
EVM User's guide SN74AVC2T244EVM 2011/09/19
User guide LOGIC Pocket Data Book (Rev. B) 2007/01/16
Application note Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004/07/08
Application note Selecting the Right Level Translation Solution (Rev. A) 2004/06/22
More literature LCD Module Interface Application Clip 2003/05/09
User guide AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 (Rev. C) 2002/08/20
More literature Standard Linear & Logic for PCs, Servers & Motherboards 2002/06/13
Application note 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002/05/22
Application note Dynamic Output Control (DOC) Circuitry Technology And Applications (Rev. B) 1999/07/07
Application note AVC Logic Family Technology and Applications (Rev. A) 1998/08/26
Selection guide Logic Guide (Rev. AC) PDF | HTML 1994/06/01

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

SN74AVC2T244EVM — SN74AVC2T244 평가 모듈

The SN74AVC2T244 is a 2-bit voltage level translator. This translator is a single direction voltage translator, with OE. When the output-enable (OE) input is high, all outputs are placed in the high-impedance state. The A port is designed to track VCCA. VCCA accepts any supply voltage from 0.9V to (...)

사용 설명서: PDF
TI.com에서 구매 불가
평가 보드

TAS6424EQ1EVM — 75W, 2MHz, 쿼드 채널 디지털 입력 클래스 D 오디오 증폭기 TAS6424E-Q1 평가 모듈

TAS6424EQ1EVM 평가 모듈(EVM)은 오토모티브 인포테인먼트용 TAS6424E-Q1, 2.1MHz, 4채널, 디지털 입력 클래스 D 오디오 증폭기 솔루션을 보여줍니다. 2.1MHz 스위칭 주파수를 사용하면 인덕터 크기를 크게 줄일 수 있습니다. TAS6424E-Q1은 채널당 25W(10% THD+N)을 4Ω로 제공하며 14.4V 공급으로 I2C 진단 및 보호 기능을 통합합니다. TAS6424E-Q1에는 CISPR25 Class 5 EMI 규정 준수 표준을 충족하는 확산 스펙트럼 기술이 포함되어 있습니다.
사용 설명서: PDF | HTML
TI.com에서 구매 불가
평가 보드

TAS6501Q1EVM — TAS6501-Q1 평가 모듈

TAS65x1-Q1 EVM(평가 모듈)은 통합 DSP(디지털 신호 프로세싱)를 지원하는 TAS6511-Q1 및 TAS6501-Q1 단일 채널 클래스-D 증폭기의 모든 기능을 보여줍니다. Purepath™ Console이라는 GUI(그래픽 사용자 인터페이스)를 사용해 USB로 EVM과 상호 작용합니다. EVM에는 USB 인터페이스를 통한 광학 및 동축 SPDIF 입력, I2S, TDM 및 오디오 입력이 있습니다.
평가 보드

TAS6511Q1EVM — TAS6511-Q1 평가 모듈

TAS6511-Q1 평가 모듈(EVM)은 통합 DSP를 지원하는 TAS6511-Q1 단일 채널 클래스 D 증폭기의 모든 기능을 보여줍니다. PurePath™ Console 3 그래픽 사용자 인터페이스(GUI)는 USB를 EVM에 연결하는 데 사용됩니다. EVM에는 USB 인터페이스를 통한 광학 및 동축 SPDIF 입력, I2S, TDM 및 오디오 입력이 있습니다.
시뮬레이션 모델

SN74AVC2T244 IBIS Model

SCEM543.ZIP (55 KB) - IBIS Model
레퍼런스 디자인

TIDEP0025 — 산업용 통신과 모터 제어용 단일 칩 드라이브

This reference design implements hardware interface based on the HEIDENHAIN EnDat 2.2 standard for position or rotary encoders. The platform also allows you to implement real-time EtherCAT communications standards in a broad range of industrial automation equipment. It enables designs with a low (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP0022 — BiSS C 마스터 인터페이스가 통합된 ARM MPU 레퍼런스 설계

Implementation of BiSS C Master protocol on Industrial Communication Sub-System (PRU-ICSS). The design provides full documentation and source code for Programmable Realtime Unit (PRU).
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP0035 — HIPERFACE DSL 마스터 인터페이스가 통합된 ARM MPU 레퍼런스 디자인

이 레퍼런스 설계는 PRU-ICSS(산업용 통신 서브시스템)에서 HIPERFACE DSL 마스터 프로토콜을 구현합니다. 2선 인터페이스를 통해 위치 피드백 와이어를 모터 케이블에 통합할 수 있습니다.  AM437x PRU-ICSS 펌웨어와 TIDA-00177 트랜시버 레퍼런스 설계로 구성됩니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP0050 — EnDat 2.2 시스템 레퍼런스 설계

This reference design implements EnDat 2.2 Master protocol stack and hardware interface based on HEIDENHAIN EnDat 2.2 standard for position or rotary encoders. The design is composed of EnDat 2.2 Master protocol stack, half-duplex communications using RS-485 transceivers and the line termination (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP-0075 — 산업용 통신 게이트웨이 PROFINET IRT - PROFIBUS 마스터 레퍼런스 디자인

PROFINET은 고속, 결정적 통신 및 엔터프라이즈 연결로 인해 자동화 분야에서 업계 최고의 산업용 이더넷 프로토콜이 되고 있습니다. 그러나 세계에서 가장 인기있는 필드버스인 PROFIBUS 역시 그 중요성과 사용량이 높고, 기존의 투자 보호를 위해 수년간 계속 사용될 것입니다. 공정 플랜트의 하이브리드 특성을 반영한 이 레퍼런스 설계는 기존 필드버스 기술을 Sitara™ AM57x 프로세서의 PRU-ICSS(프로그래머블 실시간 유닛 및 산업용 통신 서브시스템)을 기반으로 하는 실시간 이더넷 네트워크로 마이그레이션하는 데 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP0078 — AM572x용 OPC UA 데이터 액세스 서버 레퍼런스 디자인

OPC UA는 Industry 4.0 기반으로 연결된 모든 기계 간의 상호운용 및 통신을 지원하기 위해 설계된 산업용의 기계 간 프로토콜입니다. 이 레퍼런스 설계는 프로젝트 또는 설계 내에 임베디드되어 실행되는 OPC UA DA(데이터 액세스) 서버를 사용하여 통신하도록 하는 Matrikon OPC™ OPC UA SDK(서버 개발 키트)를 보여줍니다. OPC UA DA는 실시간 데이터를 처리하고 시간이 데이터의 중요한 측면인 산업용 자동화 애플리케이션에 가장 적합합니다. AM572x IDK의 GPIO 기능에 액세스하는 OPC (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01572 — 디지털 입력, 클래스 D, IV 감지 오디오 증폭기의 스테레오 평가 모듈 레퍼런스 디자인

이 레퍼런스 설계는 PC 애플리케이션에 사용할 수 있는 고성능 스테레오 오디오 서브시스템을 제공합니다. 4.5V~16V의 단일 전원으로 작동하며, 탁월한 잡음 및 왜곡 성능을 제공하며 WCSP 및 QFN 패키지 모두로 제공되는 디지털 입력 클래스 D 오디오 증폭기인 TAS2770을 갖추고 있습니다. 또한 이 설계에는 각각 필요한 3.3V 및 1.8V 시스템 레일을 생성하는 저손실 고정 전압 레귤레이터인 TL760M33TPS73618이 포함되어 있습니다. 이 레퍼런스 설계의 다용도 디지털 입력 인터페이스는 다양한 입력 형식을 (...)
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
X2SON (DQE) 8 Ultra Librarian
X2SON (DQM) 8 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상