ADC09SJ1300-Q1

활성

JESD204C 인터페이스를 지원하는 오토모티브 싱글 채널, 9비트, 1.3GSPS 아날로그-디지털 컨버터(ADC)

제품 상세 정보

Sample rate (max) (Msps) 1300 Resolution (Bits) 9 Number of input channels 1 Interface type JESD204B, JESD204C Analog input BW (MHz) 6000 Features Ultra High Speed Rating Automotive Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 940 Architecture Folding Interpolating SNR (dB) 53.5 ENOB (Bits) 8.5 SFDR (dB) 64 Operating temperature range (°C) -40 to 125 Input buffer Yes
Sample rate (max) (Msps) 1300 Resolution (Bits) 9 Number of input channels 1 Interface type JESD204B, JESD204C Analog input BW (MHz) 6000 Features Ultra High Speed Rating Automotive Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 940 Architecture Folding Interpolating SNR (dB) 53.5 ENOB (Bits) 8.5 SFDR (dB) 64 Operating temperature range (°C) -40 to 125 Input buffer Yes
FCCSP (AAV) 144 100 mm² 10 x 10
  • AEC-Q100 qualified for automotive applications:
    • Temperature grade 1: –40°C to +125°C, TA
  • ADC Core:
    • Resolution: 9 Bit
    • Maximum sampling rate: 1.3GSPS
    • Non-interleaved architecture
    • Internal dither reduces high-order harmonics
  • Performance specifications (–1dBFS):
    • SNR (100MHz): 53.5dBFS
    • ENOB (100MHz): 8.5Bits
    • SFDR (100MHz): 64dBc
    • Noise floor (–20dBFS): –143dBFS
  • Full-scale input voltage: 800mVPP-DIFF
  • Full-power input bandwidth: 6GHz
  • JESD204C Serial data interface:
    • Support for 2 to 8 (Quad/Dual channel) or 1 to 4 (Single channel) total SerDes lanes
    • Maximum baud-rate: 17.16Gbps
    • 64B/66B and 8B/10B encoding modes
    • Subclass-1 support for deterministic latency
    • Compatible with JESD204B receivers
  • Optional internal sampling clock generation
    • Internal PLL and VCO (7.2–8.2GHz)
  • SYSREF Windowing eases synchronization
  • Four clock outputs simplify system clocking
    • Reference clocks for FPGA or adjacent ADC
    • Reference clock for SerDes transceivers
  • Timestamp input and output for pulsed systems
  • Power consumption (1GSPS):
    • Quad Channel: 450mW / channel
    • Dual channel: 625mW / channel
    • Single channel: 940mW
  • Power supplies: 1.1V, 1.9V
  • AEC-Q100 qualified for automotive applications:
    • Temperature grade 1: –40°C to +125°C, TA
  • ADC Core:
    • Resolution: 9 Bit
    • Maximum sampling rate: 1.3GSPS
    • Non-interleaved architecture
    • Internal dither reduces high-order harmonics
  • Performance specifications (–1dBFS):
    • SNR (100MHz): 53.5dBFS
    • ENOB (100MHz): 8.5Bits
    • SFDR (100MHz): 64dBc
    • Noise floor (–20dBFS): –143dBFS
  • Full-scale input voltage: 800mVPP-DIFF
  • Full-power input bandwidth: 6GHz
  • JESD204C Serial data interface:
    • Support for 2 to 8 (Quad/Dual channel) or 1 to 4 (Single channel) total SerDes lanes
    • Maximum baud-rate: 17.16Gbps
    • 64B/66B and 8B/10B encoding modes
    • Subclass-1 support for deterministic latency
    • Compatible with JESD204B receivers
  • Optional internal sampling clock generation
    • Internal PLL and VCO (7.2–8.2GHz)
  • SYSREF Windowing eases synchronization
  • Four clock outputs simplify system clocking
    • Reference clocks for FPGA or adjacent ADC
    • Reference clock for SerDes transceivers
  • Timestamp input and output for pulsed systems
  • Power consumption (1GSPS):
    • Quad Channel: 450mW / channel
    • Dual channel: 625mW / channel
    • Single channel: 940mW
  • Power supplies: 1.1V, 1.9V

ADC09xJ1300-Q1 is a family of quad, dual and single channel, 9-bit, 1.3 GSPS analog-to-digital converters (ADC). Low power consumption, high sampling rate and 9-bit resolution makes the ADC09xJ1300-Q1 ideally suited for light detection and ranging (LiDAR) systems. ADC09xJ1300-Q1 is qualified for automotive applications.

Full-power input bandwidth (-3dB) of 6GHz provides flat frequency response for frequency modulated continuous wave (FMCW) LiDAR systems and provides a narrow impulse response for pulse-based systems. The full-power input bandwidth also enables direct RF sampling of up to 4GHz.

A number of clocking features are included to relax system hardware requirements, such as an internal phase-locked loop (PLL) with integrated voltage-controlled oscillator (VCO) to generate the sampling clock. Four clock outputs are provided to clock the logic and SerDes of the FPGA or ASIC. A timestamp input and output is provided for pulsed systems.

JESD204C serialized interface decreases system size by reducing the amount of printed circuit board (PCB) routing. Interface modes support from 2 to 8 lanes (dual and quad channel devices) or 1 to 4 lanes (for the single channel device), with SerDes baud-rates up to 17.16Gbps, to allow the optimal configuration for each application.

ADC09xJ1300-Q1 is a family of quad, dual and single channel, 9-bit, 1.3 GSPS analog-to-digital converters (ADC). Low power consumption, high sampling rate and 9-bit resolution makes the ADC09xJ1300-Q1 ideally suited for light detection and ranging (LiDAR) systems. ADC09xJ1300-Q1 is qualified for automotive applications.

Full-power input bandwidth (-3dB) of 6GHz provides flat frequency response for frequency modulated continuous wave (FMCW) LiDAR systems and provides a narrow impulse response for pulse-based systems. The full-power input bandwidth also enables direct RF sampling of up to 4GHz.

A number of clocking features are included to relax system hardware requirements, such as an internal phase-locked loop (PLL) with integrated voltage-controlled oscillator (VCO) to generate the sampling clock. Four clock outputs are provided to clock the logic and SerDes of the FPGA or ASIC. A timestamp input and output is provided for pulsed systems.

JESD204C serialized interface decreases system size by reducing the amount of printed circuit board (PCB) routing. Interface modes support from 2 to 8 lanes (dual and quad channel devices) or 1 to 4 lanes (for the single channel device), with SerDes baud-rates up to 17.16Gbps, to allow the optimal configuration for each application.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
1개 모두 보기
유형 직함 날짜
* Data sheet ADC09xJ1300-Q1 Quad, Dual, Single Channel, 1.3GSPS, 9-bit Analog-to-Digital Converter (ADC) with JESD204C Interface datasheet (Rev. B) PDF | HTML 2024/10/22

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

ADC09QJ1300EVM — ADC09QJ1300 - JESD204C 인터페이스를 지원하는 쿼드 채널, 9비트, 1.3GSPS ADC용 평가 모듈

ADC09QJ1300 평가 모듈(EVM)은 고속 ADC(아날로그-디지털 컨버터) ADC09QJ1300-Q1 제품군을 평가하기 위해 설계되었습니다. 이 EVM에는 JESD204B 인터페이스를 지원하는 9비트, 쿼드 채널 1.3GSPS ADC인 ADC09QJ1300-Q1이 장착되어 있어 9비트 제품군의 모든 샘플 레이트와 싱글, 듀얼 및 쿼드 채널 차량용 또는 산업용 등급 장치를 평가할 수 있습니다.
사용 설명서: PDF
TI.com에서 구매 불가
평가 보드

TSW12QJ1600EVM — ADC12QJ1600-Q1 8채널(2개의 동기화된 4채널) 12비트 1.6GSPS JESD204C 인터페이스 ADC 평가 모듈

TSW12QJ1600 EVM(평가 모듈)은 다양한 프런트 엔드 옵션을 갖춘 고속 ADC(아날로그-디지털 컨버터)인 ADC12QJ1600-Q1 제품군을 평가하도록 설계되었습니다. EVM에는 JESD204B 인터페이스를 지원하는 12비트 쿼드 채널 1.6GSPS ADC인 듀얼 ADC12QJ1600-Q1이 장착되어 있으며, 다중 ADC 동기화, 결정적 지연 시간을 평가하고 다양한 프론트 엔드 옵션(AC 결합 변압기, LMH32401을 사용하는 DC 결합 옵션)으로 ADC의 성능을 테스트할 수 있습니다. 또한 이 설계는 한 ADC에서 (...)
사용 설명서: PDF
TI.com에서 구매 불가
펌웨어

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
고속 DAC(>10 MSPS)
  • DAC37J82 듀얼 채널, 16비트, 1.6GSPC, 1x~16x 보간 디지털-아날로그 컨버터(DAC)
  • DAC37J84 쿼드 채널, 16비트, 1.6GSPC, 1x~16x 보간 디지털-아날로그 컨버터(DAC)
  • DAC38J82 듀얼 채널, 16비트, 2.5GSPC, 1x~16x 보간 디지털-아날로그 컨버터(DAC)
  • DAC38J84 쿼드 채널, 16비트, 2.5GSPC, 1x~16x 보간 디지털-아날로그 컨버터(DAC)
  • DAC38RF80 듀얼 채널, 14비트, 9GSPS, 6x~24x 보간, 6 및 9GHz PLL 디지털-아날로그 컨버터(DAC)
  • DAC38RF82 듀얼 채널, 14비트, 9GSPS, 1x~24x 보간, 6 및 9GHz PLL 디지털-아날로그 컨버터(DAC)
  • DAC38RF83 듀얼 채널, 14비트, 9GSPS, 6x~24x 보간, 6 및 9GHz PLL 디지털-아날로그 컨버터(DAC)
  • DAC38RF84 14비트, 9GSPS, 6x~24x 보간, 6 및 9GHz PLL 디지털-아날로그 컨버터(DAC)
  • DAC38RF85 14비트, 9GSPS, 6x~24x 보간, 6 및 9GHz PLL 디지털-아날로그 컨버터(DAC)
  • DAC38RF86 듀얼 채널, 14비트, 9GSPS, 6x~24x 보간, 9GHz GSM PLL 디지털-아날로그 컨버터(DAC)
  • DAC38RF87 듀얼 채널, 14비트, 6.2GSPS, 6x~24x 보간, 6GHz GSM PLL 디지털-아날로그 컨버터
  • DAC38RF89 듀얼 채널, 14비트, 8.4GSPS, 1x~24x 보간, 5 및 7.5GHz PLL 디지털-아날로그 컨버터
  • DAC38RF90 듀얼 채널, 14비트, 9GSPS, 12x~24x 보간, 6 및 9GHz PLL 디지털-아날로그 컨버터(DAC)
  • DAC38RF93 듀얼 채널, 14비트, 9GSPS, 12x~24x 보간, 6 및 9GHz PLL 디지털-아날로그 컨버터(DAC)
  • DAC38RF96 듀얼 채널, 14비트, 9GSPS, 12x~24x 보간, 9GHz GSM PLL 디지털-아날로그 컨버터(DAC)
  • DAC38RF97 듀얼 채널, 14비트, 6GSPS, 12x~24x 보간, 6GHz GSM PLL 디지털-아날로그 컨버터(DAC)
  • DAC39J82 듀얼 채널, 16비트, 2.8GSPS, 1x-16x 보간 디지털-아날로그 컨버터(DAC)
  • DAC39J84 쿼드 채널, 16비트, 2.9GSPC, 1x~16x 보간 디지털-아날로그 컨버터(DAC)
고속 ADC(≥10 MSPS)
  • ADC08DJ3200 8비트, 듀얼 3.2GSPS 또는 싱글 6.4GSPS, RF 샘플링 아날로그-디지털 컨버터(ADC)
  • ADC08DJ5200RF 듀얼 채널 5.2GSPS 또는 싱글 채널 10.4GSPS를 사용하는 RF 샘플링 8비트 ADC
  • ADC09DJ1300-Q1 JESD204C 인터페이스를 지원하는 오토모티브 듀얼 채널, 9비트, 1.3GSPS 아날로그-디지털 컨버터(ADC)
  • ADC09QJ1300-Q1 JESD204C 인터페이스를 지원하는 오토모티브 쿼드 채널, 9비트, 1.3GSPS 아날로그-디지털 컨버터(ADC)
  • ADC09SJ1300-Q1 JESD204C 인터페이스를 지원하는 오토모티브 싱글 채널, 9비트, 1.3GSPS 아날로그-디지털 컨버터(ADC)
  • ADC12DJ1600-Q1 JESD204C 인터페이스와 통합 샘플 클록 생성기를 지원하는 오토모티브, 2채널, 12비트, 1.6GSPS ADC
  • ADC12DJ2700 12비트, 듀얼 2.7GSPS 또는 싱글 5.4GSPS, RF 샘플링 아날로그-디지털 컨버터(ADC)
  • ADC12DJ3200 12비트, 듀얼 3.2GSPS 또는 단일 6.4GSPS, RF 샘플링 아날로그-디지털 컨버터(ADC)
  • ADC12DJ3200QML-SP RHA(방사능 손상 방지 보증), QMLV, 300krad, 12비트, 듀얼 3.2 GSPS 또는 싱글 6.4 GSPS ADC
  • ADC12DJ4000RF 4GSPS 듀얼 채널 또는 8GSPS 싱글 채널을 지원하는 RF 샘플링 12비트 ADC
  • ADC12DJ5200RF 듀얼 채널 5.2GSPS 또는 싱글 채널 10.4GSPS를 사용하는 RF 샘플링 12비트 ADC
  • ADC12J1600 12비트, 1.6GSPS, RF 샘플링 아날로그-디지털 컨버터(ADC)
  • ADC12J2700 12비트, 2.7GSPS, RF 샘플링 아날로그-디지털 컨버터(ADC)
  • ADC12J4000 12비트, 4.0GSPS, RF 샘플링 아날로그-디지털 컨버터(ADC)
  • ADC12QJ1600-Q1 JESD204C 인터페이스를 지원하는 오토모티브, 쿼드 채널, 12비트, 1.6GSPS ADC
  • ADC12SJ1600-Q1 JESD204C 인터페이스를 지원하는 오토모티브, 1채널, 12비트, 1.6GSPS ADC
  • ADC14X250 14비트, 250MSPS, 아날로그-디지털 컨버터(ADC)
  • ADC16DX370 듀얼 채널 16비트 370MSPS 아날로그-디지털 컨버터(ADC)
  • ADC31JB68 16비트 500MSPS 아날로그-디지털 컨버터(ADC)
  • ADC31RF80 14비트, 3GSPS, RF 샘플링 광대역 리시버 및 피드백 IC
  • ADC32J22 듀얼 채널 12비트 50MSPS 아날로그-디지털 컨버터(ADC)
  • ADC32J23 듀얼 채널, 12비트, 80MSPS 아날로그-디지털 컨버터(ADC)
  • ADC32J24 듀얼 채널, 12비트, 125MSPS 아날로그-디지털 컨버터(ADC)
  • ADC32J25 듀얼 채널, 12비트, 160MSPS 아날로그-디지털 컨버터(ADC)
  • ADC32J42 듀얼 채널 14비트 50MSPS 아날로그-디지털 컨버터(ADC)
  • ADC32J43 듀얼 채널, 14비트, 80MSPS 아날로그-디지털 컨버터(ADC)
  • ADC32J44 듀얼 채널, 14비트, 125MSPS 아날로그-디지털 컨버터(ADC)
  • ADC32J45 듀얼 채널, 14비트, 160MSPS 아날로그-디지털 컨버터(ADC)
  • ADC32RF42 듀얼 채널, 14비트, 1.5GSPS RF 샘플링 아날로그-디지털 컨버터(ADC)
  • ADC32RF44 듀얼 채널, 14비트, 2.6GSPS RF 샘플링 아날로그-디지털 컨버터(ADC)
  • ADC32RF45 듀얼 채널, 14비트, 2.6GSPS RF 샘플링 아날로그-디지털 컨버터(ADC)
  • ADC34J22 쿼드 채널 12비트 50MSPS 아날로그-디지털 컨버터(ADC)
  • ADC34J23 쿼드 채널, 12비트, 80MSPS 아날로그-디지털 컨버터(ADC)
  • ADC34J24 쿼드 채널, 12비트, 125MSPS 아날로그-디지털 컨버터(ADC)
  • ADC34J25 쿼드 채널, 12비트, 160MSPS 아날로그-디지털 컨버터(ADC)
  • ADC34J42 쿼드 채널, 14비트, 50MSPS ADC(아날로그-디지털 컨버터)
  • ADC34J43 쿼드 채널, 14비트, 80MSPS 아날로그-디지털 컨버터(ADC)
  • ADC34J44 쿼드 채널, 14비트, 125MSPS 아날로그-디지털 컨버터(ADC)
  • ADC34J45 쿼드 채널, 14비트, 160MSPS 아날로그-디지털 컨버터(ADC)
  • ADS42JB46 듀얼 채널, 14비트, 160MSPS 아날로그-디지털 컨버터(ADC)
  • ADS42JB49 듀얼 채널 14비트 250MSPS 아날로그-디지털 컨버터(ADC)
  • ADS42JB69 듀얼 채널 16비트 250MSPS 아날로그-디지털 컨버터(ADC)
  • ADS54J20 듀얼 채널, 12비트, 1.0GSPS 아날로그-디지털 컨버터(ADC)
  • ADS54J40 쿼드 채널, 14비트, 1.0GSPS 아날로그-디지털 컨버터(ADC)
  • ADS54J42 듀얼 채널, 14비트, 625MSPS 아날로그-디지털 컨버터(ADC)
  • ADS54J54 쿼드 채널, 14비트, 500MSPS 아날로그-디지털 컨버터(ADC)
  • ADS54J60 쿼드 채널, 16비트, 1.0GSPS 아날로그-디지털 컨버터(ADC)
  • ADS54J64 쿼드 채널, 14비트, 1GSPS, 2x 오버샘플링 아날로그-디지털 컨버터(ADC)
  • ADS54J66 쿼드 채널, 14비트, 500MSPS 아날로그-디지털 컨버터(ADC)
  • ADS54J69 듀얼 채널, 16비트, 500MSPS 아날로그-디지털 컨버터(ADC)
  • ADS61JB23 12비트, 80MSPS, 아날로그-디지털 컨버터(ADC)
  • ADS61JB46 14비트, 160MSPS 아날로그-디지털 컨버터(ADC)
RF 트랜시버
  • AFE7422 2전송, 2수신 RF 샘플링 트랜시버, 10MHz~6GHz, 최대 1200MHz IBW
  • AFE7444 4전송, 4수신 RF 샘플링 트랜시버, 10MHz~6GHz, 최대 600MHz IBW
  • AFE7681 4전송, 2수신 RF 샘플링 트랜시버, 100MHz~5.2GHz, 최대 1200MHz IBW
  • AFE7683 2전송, 4수신 RF 샘플링 트랜시버, 100MHz~5.2GHz, 최대 1200MHz IBW, 단일 DUC/DDC
  • AFE7684 2 전송, 4수신 RF 샘플링 트랜시버, 100MHz~5.2GHz, 최대 1200MHz IBW, 듀얼 DUC/DDC
  • AFE7685 4전송, 4수신 RF 샘플링 트랜시버, 100MHz~5.2GHz, 최대 1200MHz IBW, 단일 DUC/DDC
  • AFE7686 4 전송, 4수신 RF 샘플링 트랜시버, 100MHz~5.2GHz, 최대 1200MHz IBW, 듀얼 DUC/DDC
  • AFE7700 4전송, 4수신, 2피드백 RF 트랜시버, 600MHz~6GHz, PLL 4개, 범용
  • AFE7769 4전송, 4수신, 2 피드백 RF 트랜시버, 600MHz~6GHz, PLL 4개, 무선 용도
  • AFE7799 4전송, 4수신, 2피드백 RF 트랜시버, 600MHz~6GHz, 최대 600MHz IBW
  • AFE7900 4전송, 6수신 RF 샘플링 트랜시버, 5MHz~7.4GHz, 최대 1200MHz IBW
  • AFE7921 4전송, 4수신, 2피드백 RF 샘플링 트랜시버, 600MHz~6GHz, 최대 800MHz IBW
  • AFE7950 4전송, 6수신 RF 샘플링 트랜시버, 600MHz~12GHz, 최대 1200MHz IBW
  • AFE7988 4전송, 4수신, 1피드백 RF 샘플링 트랜시버, 600MHz~6GHz, 최대 1200MHz IBW
  • AFE7989 4전송, 4수신, 1피드백 RF 샘플링 트랜시버, 600MHz~6GHz, 최대 400MHz IBW
  • AFE8092 8전송, 8수신 RF 샘플링 트랜시버, 600MHz~6GHz, 최대 1200MHz IBW
RF 트랜스미터
  • ADS58J63 쿼드 채널 14비트 500Msps 텔레콤 리시버 IC
  • ADS58J64 쿼드 채널 14비트, 1GSPS 텔레콤 리시버 및 피드백 IC
  • AFE7920 듀얼 DUC/DDC를 지원하는 4전송, 4수신, 2피드백 RF 샘플링 트랜시버
시뮬레이션 모델

ADC09xJ800, ADC09xJ1300, ADC12xJ800 and ADC12xJ1600 IBIS-AMI Model (Rev. A)

SBAM512A.ZIP (22293 KB) - IBIS-AMI Model
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
패키지 CAD 기호, 풋프린트 및 3D 모델
FCCSP (AAV) 144 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상