ホーム インターフェイス ダイオード ESD 保護ダイオード

TPD3F303

アクティブ

300MHz、-3dB、SIM カード向け、3 チャネル、5.5V、±15kV ESD 保護と EMI (電磁干渉) のフィルタ

製品詳細

Package name USON, WSON Vrwm (V) 5.5 Bi-/uni-directional Bi-directional Number of channels 3 IO capacitance (typ) (pF) 20 Clamping voltage (V) 10 Breakdown voltage (min) (V) 6
Package name USON, WSON Vrwm (V) 5.5 Bi-/uni-directional Bi-directional Number of channels 3 IO capacitance (typ) (pF) 20 Clamping voltage (V) 10 Breakdown voltage (min) (V) 6
USON (DPV) 8 3.36 mm² 2.1 x 1.6 WSON (DQD) 8 2.295 mm² 1.7 x 1.35
  • Bidirectional EMI Filtering and Line Termination
    With Integrated ESD Protection
    • –3-dB Bandwidth 300 MHz
  • IEC 61000-4-2 Level 4 ESD Protection
    • ±15-kV Contact Discharge
    • ±15-kV Air Gap Discharge
  • DC Breakdown Voltage: 6 V (Minimum)
  • Low Leakage Current: 0.1 µA (Maximum)
  • Low Noise C-R-C Filter Topology
  • Integrated VCC Clamp Eliminates the Need for
    External ESD Protection
  • Space-Saving DPV (0.5-mm Pitch), DQD
    Packages (0.4-mm Pitch)
  • Bidirectional EMI Filtering and Line Termination
    With Integrated ESD Protection
    • –3-dB Bandwidth 300 MHz
  • IEC 61000-4-2 Level 4 ESD Protection
    • ±15-kV Contact Discharge
    • ±15-kV Air Gap Discharge
  • DC Breakdown Voltage: 6 V (Minimum)
  • Low Leakage Current: 0.1 µA (Maximum)
  • Low Noise C-R-C Filter Topology
  • Integrated VCC Clamp Eliminates the Need for
    External ESD Protection
  • Space-Saving DPV (0.5-mm Pitch), DQD
    Packages (0.4-mm Pitch)

The TPD3F303 device is a highly-integrated device that provides a three-channel Electromagnetic Interference (EMI) filter and a Transient Voltage Suppressor (TVS) based ESD protection diode array. The C-R-C based low-pass filter provides EMI protection for the data, clock, and reset lines of a SIM Card interface. Furthermore, the four-channel TVS Diode array provides IEC 61000-4-2 level 4 ESD protection for the previously mentioned signals (data, clock, reset) and the VCC power line. The TPD3F303 contains a 47-Ω termination resistor for the clock line and 100-Ω termination resistor for both the data and reset lines. The high level of integration offered by the TPD3F303 makes the device well-suited for applications like cell phones, tablets, hotspots, and PDAs.

The TPD3F303 device is a highly-integrated device that provides a three-channel Electromagnetic Interference (EMI) filter and a Transient Voltage Suppressor (TVS) based ESD protection diode array. The C-R-C based low-pass filter provides EMI protection for the data, clock, and reset lines of a SIM Card interface. Furthermore, the four-channel TVS Diode array provides IEC 61000-4-2 level 4 ESD protection for the previously mentioned signals (data, clock, reset) and the VCC power line. The TPD3F303 contains a 47-Ω termination resistor for the clock line and 100-Ω termination resistor for both the data and reset lines. The high level of integration offered by the TPD3F303 makes the device well-suited for applications like cell phones, tablets, hotspots, and PDAs.

ダウンロード 字幕付きのビデオを表示 ビデオ
情報

類似製品の在庫を TI.com でご確認ください

TI.com での在庫状況ごとに分類した、仕様が類似している各種製品。

今すぐ表示

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TPD3F303 ESD Protection and EMI Filter for SIM Card Interface データシート (Rev. A) PDF | HTML 2016年 4月 27日
ユーザー・ガイド Reading and Understanding an ESD Protection Data Sheet (Rev. A) PDF | HTML 2023年 9月 19日
アプリケーション・ノート ESD Packaging and Layout Guide (Rev. B) PDF | HTML 2022年 8月 18日
Analog Design Journal Design Considerations for System-Level ESD Circuit Protection 2012年 9月 25日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ESDEVM — ESD の評価基板

<p>静電気敏感性デバイス (ESD) の評価基板 (EVM) は、TI の ESD 製品ラインアップのほとんどに対応する開発プラットフォームです。この基板には、任意の数のデバイスをテストできるように、従来型の ESD フットプリントがすべて実装されています。デバイスは、適切なフットプリントに半田付けしてからテストすることができます。</p>
<p>標準的な高速 ESD ダイオードの場合、インピーダンス制御されたレイアウトを実装することで、S パラメータを受け入れ、基板パターンの埋め込みを解除します。高速ではない ESD ダイオードの場合、テスト (...)

ユーザー ガイド: PDF | HTML
シミュレーション・モデル

TPD3F303 IBIS Model

SLVM134.ZIP (5 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
USON (DPV) 8 オプションの表示
WSON (DQD) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ