ZHCUDJ8 December   2025 LMK3H2108

 

  1.   1
  2.   摘要
  3.   商标
  4. 1配置概述
    1. 1.1 LMK3H2108A18 配置信息
  5. 2修订历史记录

LMK3H2108A18 配置信息

表 1-1 LMK3H2108A18 频率配置
OTP 页面 OUT0 (MHz) OUT1 (MHz) OUT2 (MHz) OUT3 (MHz) OUT4 (MHz) OUT5 (MHz) OUT6 (MHz) OUT7 (MHz)
OTP 第 0 页 100 100 100 100 100 100 100 100
OTP 第 1 页 100 100 100 100 100 100 100 100
OTP 第 2 页 100 100 100 100 100 100 100 100
OTP 第 3 页 100 100 100 100 100 100 100 100
表 1-2 LMK3H2108A18 I2C 配置
OTP 页面 I2C 配置
OTP 第 0 页

I2C 地址:0x68

1 字节寄存器地址

OTP 第 1 页

I2C 地址:0x68

1 字节寄存器地址

OTP 第 2 页

I2C 地址:0x68

1 字节寄存器地址

OTP 第 3 页

I2C 地址:0x68

1 字节寄存器地址

OTP 第 0 页

表 1-3 LMK3H2108A18 GPI 设置,OTP 第 0 页
GPI 引脚 引脚行为 极性 内部下拉电阻 内部上拉电阻
GPI0 GPI 正常 启用 禁用
GPI1 GPI 正常 启用 禁用
GPI2 GPI 正常 启用 禁用
GPI3 GPI 正常 启用 禁用
GPI4 GPI 正常 启用 禁用
GPI5 GPI 正常 启用 禁用
表 1-4 LMK3H2108A18 GPIO 设置,OTP 第 0 页
GPIO 引脚 引脚行为 极性 内部下拉电阻 内部上拉电阻
GPIO0 动态 OTP 正常 启用 禁用
GPIO1 动态 OTP 正常 启用 禁用
GPIO2 GPI 正常 启用 禁用
GPIO3 状态输出,CLK_READY 正常 启用 禁用
GPIO4 全局 OE 已反转 启用 禁用
表 1-5 LMK3H2108A18 输入设置,OTP 第 0 页
输入 加电/断电 输入格式 输入端接
IN_0 已断电 不适用(IN0 未使用) 无、直流
IN_1 已断电 不适用(IN1 未使用) 无、直流
IN_2 已断电 不适用(IN2 未使用) 无、直流
表 1-6 LMK3H2108A18 输出设置,OTP 第 0 页
输出 频率 (MHz) 格式 时钟源 输出状态 OE 组 SSC 行为
OUT0 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 禁用
OUT1 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 禁用
OUT2 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 禁用
OUT3 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 禁用
OUT4 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 禁用
OUT5 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 禁用
OUT6 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 禁用
OUT7 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 禁用

OTP 第 1 页

表 1-7 LMK3H2108A18 GPI 设置,OTP 第 1 页
GPI 引脚 引脚行为 极性 内部下拉电阻 内部上拉电阻
GPI0 GPI 正常 启用 禁用
GPI1 GPI 正常 启用 禁用
GPI2 GPI 正常 启用 禁用
GPI3 GPI 正常 启用 禁用
GPI4 GPI 正常 启用 禁用
GPI5 GPI 正常 启用 禁用
表 1-8 LMK3H2108A18 GPIO 设置,OTP 第 1 页
GPIO 引脚 引脚行为 极性 内部下拉电阻 内部上拉电阻
GPIO0 动态 OTP 正常 启用 禁用
GPIO1 动态 OTP 正常 启用 禁用
GPIO2 GPI 正常 启用 禁用
GPIO3 状态输出,CLK_READY 正常 启用 禁用
GPIO4 全局 OE 已反转 启用 禁用
表 1-9 LMK3H2108A18 输入设置,OTP 第 1 页
输入 加电/断电 输入格式 输入端接
IN_0 已断电 不适用(IN0 未使用) 无、直流
IN_1 已断电 不适用(IN1 未使用) 无、直流
IN_2 已断电 不适用(IN2 未使用) 无、直流
表 1-10 LMK3H2108A18 输出设置,OTP 第 1 页
输出 频率 (MHz) 格式 时钟源 输出状态 OE 组 SSC 行为
OUT0 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.25% 向下展频
OUT1 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.25% 向下展频
OUT2 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.25% 向下展频
OUT3 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.25% 向下展频
OUT4 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.25% 向下展频
OUT5 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.25% 向下展频
OUT6 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.25% 向下展频
OUT7 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.25% 向下展频

OTP 第 2 页

表 1-11 LMK3H2108A18 GPI 设置,OTP 第 2 页
GPI 引脚 引脚行为 极性 内部下拉电阻 内部上拉电阻
GPI0 GPI 正常 启用 禁用
GPI1 GPI 正常 启用 禁用
GPI2 GPI 正常 启用 禁用
GPI3 GPI 正常 启用 禁用
GPI4 GPI 正常 启用 禁用
GPI5 GPI 正常 启用 禁用
表 1-12 LMK3H2108A18 GPIO 设置,OTP 第 2 页
GPIO 引脚 引脚行为 极性 内部下拉电阻 内部上拉电阻
GPIO0 动态 OTP 正常 启用 禁用
GPIO1 动态 OTP 正常 启用 禁用
GPIO2 GPI 正常 启用 禁用
GPIO3 状态输出,CLK_READY 正常 启用 禁用
GPIO4 全局 OE 已反转 启用 禁用
表 1-13 LMK3H2108A18 输入设置,OTP 第 2 页
输入 加电/断电 输入格式 输入端接
IN_0 已断电 不适用(IN0 未使用) 无、直流
IN_1 已断电 不适用(IN1 未使用) 无、直流
IN_2 已断电 不适用(IN2 未使用) 无、直流
表 1-14 LMK3H2108A18 输出设置,OTP 第 2 页
输出 频率 (MHz) 格式 时钟源 输出状态 OE 组 SSC 行为
OUT0 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.3% 向下展频
OUT1 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.3% 向下展频
OUT2 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.3% 向下展频
OUT3 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.3% 向下展频
OUT4 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.3% 向下展频
OUT5 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.3% 向下展频
OUT6 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.3% 向下展频
OUT7 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.3% 向下展频

OTP 第 3 页

表 1-15 LMK3H2108A18 GPI 设置,OTP 第 3 页
GPI 引脚 引脚行为 极性 内部下拉电阻 内部上拉电阻
GPI0 GPI 正常 启用 禁用
GPI1 GPI 正常 启用 禁用
GPI2 GPI 正常 启用 禁用
GPI3 GPI 正常 启用 禁用
GPI4 GPI 正常 启用 禁用
GPI5 GPI 正常 启用 禁用
表 1-16 LMK3H2108A18 GPIO 设置,OTP 第 3 页
GPIO 引脚 引脚行为 极性 内部下拉电阻 内部上拉电阻
GPIO0 动态 OTP 正常 启用 禁用
GPIO1 动态 OTP 正常 启用 禁用
GPIO2 GPI 正常 启用 禁用
GPIO3 状态输出,CLK_READY 正常 启用 禁用
GPIO4 全局 OE 已反转 启用 禁用
表 1-17 LMK3H2108A18 输入设置,OTP 第 3 页
输入 加电/断电 输入格式 输入端接
IN_0 已断电 不适用(IN0 未使用) 无、直流
IN_1 已断电 不适用(IN1 未使用) 无、直流
IN_2 已断电 不适用(IN2 未使用) 无、直流
表 1-18 LMK3H2108A18 输出设置,OTP 第 3 页
输出 频率 (MHz) 格式 时钟源 输出状态 OE 组 SSC 行为
OUT0 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.5% 向下展频
OUT1 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.5% 向下展频
OUT2 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.5% 向下展频
OUT3 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.5% 向下展频
OUT4 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.5% 向下展频
OUT5 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.5% 向下展频
OUT6 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.5% 向下展频
OUT7 100 85Ω LP-HCSL PATH1 启用 仅限全局 OE 已启用,-0.5% 向下展频