ZHCUDC5 September   2025

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 电源要求
    2. 2.2 接头和跳线信息
    3. 2.3 测试点
  7. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  8. 4其他信息
    1. 4.1 商标

接头和跳线信息

TMUX48XX-DSG-DDF-EVM 配备七个 3 引脚接头,用于控制电源连接、控制输入、源极和漏极。下述是每个接头的说明。

  1. 电源接头 J1

    接头 J1 通过跳线将 VDD 引脚连接到外部电源或接地。如果未连接接头 J1,则器件电源保持悬空。图 2-1 展示了接头 J1。

    1. 要连接到外部电源,请将接头上的 J1-2 位置短接至 J1-3。V_EXT 端子现在为器件供电。
    2. 要接地,请将接头上的 J1-2 位置短接至 J1-1。器件电源引脚现在接地。
    3. 要使器件电源引脚保持悬空,请将 J1-2 保持断开并悬空。
  2. 控制接头 J6

    接头 J6 通过跳线将 SEL1 引脚连接到 VDD 或接地。如果未连接接头 J6,则器件 SEL1 引脚保持悬空。

    1. 要连接到 VDD,请将接头上的 J6-2 位置短接至 J6-3。VDD 现在连接到器件的 SEL1 引脚。
    2. 要接地 (GND),请将接头上的 J6-2 位置短接至 J6-1。器件 SEL1 引脚现在接地。
    3. 将 J6-2 保持未连接状态会使 SEL1 引脚悬空。不建议这样做,因为这时器件处于未知状态。
  3. 控制接头 J7

    接头 J7 通过跳线将 SEL2 引脚连接到 VDD 或接地。如果未连接接头 J7,则器件 SEL2 引脚保持悬空。

    1. 要连接到 VDD,请将接头上的 J7-2 位置短接至 J7-3。VDD 现在连接到器件的 SEL2 引脚。
    2. 要接地 (GND),请将接头上的 J7-2 位置短接至 J7-1。器件 SEL2 引脚现在接地。
    3. 将 J7-2 保持未连接状态会使 SEL2 引脚悬空。不建议这样做,因为这时器件处于未知状态。
  4. 漏极接头 J2

    接头 J2 通过跳线将 D1 引脚连接到 VDD 或接地。如果未连接接头 J2,则器件 D1 引脚保持悬空。

    1. 要连接到 VDD,请将接头上的 J2-2 位置短接至 J2-1。VDD 现在连接到器件的 D1 引脚。
    2. 要接地 (GND),请将接头上的 J2-2 位置短接至 J2-3。器件 D1 引脚现在接地。
    3. 将 J2-2 保持未连接状态会使 D1 引脚悬空。
  5. 漏极接头 J3

    接头 J3 通过跳线将 D2 引脚连接到 VDD 或接地。如果未连接接头 J3,则器件 D2 引脚保持悬空。

    1. 要连接到 VDD,请将接头上的 J3-2 位置短接至 J3-1。VDD 现在连接到器件的 D2 引脚。
    2. 要接地 (GND),请将接头上的 J3-2 位置短接至 J3-3。器件 D2 引脚现在接地。
    3. 将 J3-2 保持未连接状态会使 D2 引脚悬空。
  6. 源极接头 J4

    接头 J4 通过跳线将 S1 引脚连接到 VDD 或接地。如果未连接接头 J4,则器件 S1 引脚保持悬空。

    1. 要连接到 VDD,请将接头上的 J4-2 位置短接至 J4-3。VDD 现在连接到器件的 S1 引脚。
    2. 要接地 (GND),请将接头上的 J4-2 位置短接至 J4-1。器件 S1 引脚现在接地。
    3. 将 J4-2 保持未连接状态会使 S1 引脚悬空。
  7. 源极接头 J5

    接头 J5 通过跳线将 S2 引脚连接到 VDD 或接地。如果未连接接头 J5,则器件 S2 引脚保持悬空。

    1. 要连接到 VDD,请将接头上的 J5-2 位置短接至 J5-3。VDD 现在连接到器件的 S2 引脚。
    2. 要接地 (GND),请将接头上的 J5-2 位置短接至 J5-1。器件 S2 引脚现在接地。
    3. 将 J5-2 保持未连接状态会使 S2 引脚悬空。
TMUX48XX-DSG-DDF-EVM 接头 J1:J1-1 (GND)、J1-2(连接到器件 VDD)、J1-3 (V_EXT)图 2-1 接头 J1:J1-1 (GND)、J1-2(连接到器件 VDD)、J1-3 (V_EXT)
TMUX48XX-DSG-DDF-EVM 接头 J6:J6-1 (GND)、J6-2(连接到器件 SEL1)、J6-3 (VDD)图 2-2 接头 J6:J6-1 (GND)、J6-2(连接到器件 SEL1)、J6-3 (VDD)
TMUX48XX-DSG-DDF-EVM 接头 J7:J7-1 (GND)、J7-2(连接到器件 SEL2)、J7-3 (VDD)图 2-3 接头 J7:J7-1 (GND)、J7-2(连接到器件 SEL2)、J7-3 (VDD)
TMUX48XX-DSG-DDF-EVM 接头 J2:J2-1 (VDD)、J2-2(连接到器件 D1)、J2-3 (GND)图 2-4 接头 J2:J2-1 (VDD)、J2-2(连接到器件 D1)、J2-3 (GND)
TMUX48XX-DSG-DDF-EVM 接头 J3:J3-1 (VDD)、J3-2(连接到器件 D2)、J3-3 (GND)图 2-5 接头 J3:J3-1 (VDD)、J3-2(连接到器件 D2)、J3-3 (GND)
TMUX48XX-DSG-DDF-EVM 接头 J4:J4-1 (GND)、J4-2(连接到器件 S1)、J4-3 (VDD)图 2-6 接头 J4:J4-1 (GND)、J4-2(连接到器件 S1)、J4-3 (VDD)
TMUX48XX-DSG-DDF-EVM 接头 J5:J5-1 (GND)、J5-2(连接到器件 S2)、J5-3 (VDD)图 2-7 接头 J5:J5-1 (GND)、J5-2(连接到器件 S2)、J5-3 (VDD)

逻辑接头 J6 (SEL1) 和 J7 (SEL2) 可用于控制 TMUX4821 和 TMUX4819。TMUX4819 具有一个 EN 引脚,可通过 SEL2 进行控制,而 SEL 引脚则由 SEL1 控制。

TMUX48XX-DSG-DDF-EVM TMUX48XX-DSG-DDF-EVM TMUX4821 真值表图 2-8 TMUX48XX-DSG-DDF-EVM TMUX4821 真值表
TMUX48XX-DSG-DDF-EVM TMUX48XX-DSG-DDF-EVM TMUX4819 真值表图 2-9 TMUX48XX-DSG-DDF-EVM TMUX4819 真值表