ZHCSZ07
October 2025
SN74LVC1G09B-Q1
ADVANCE INFORMATION
1
1
特性
2
应用
3
说明
5
4
引脚配置和功能
5
规格
5.1
规格
5.1.1
绝对最大额定值
5.1.2
ESD 等级
5.1.3
建议运行条件
5.1.4
热性能信息
5.1.5
电气特性
5.1.6
开关特性
6
参数测量信息
7
详细说明
7.1
概述
7.2
功能方框图
7.3
特性说明
7.3.1
开漏 CMOS 输出
7.3.2
局部断电 (Ioff)
7.3.3
标准 CMOS 输入
7.3.4
钳位二极管结构
7.4
器件功能模式
8
应用和实施
8.1
应用信息
8.2
典型应用
8.2.1
设计要求
8.2.1.1
电源注意事项
8.2.1.2
输入注意事项
8.2.1.3
输出注意事项
8.2.2
详细设计过程
8.2.3
应用曲线
8.3
电源相关建议
8.4
布局
8.4.1
布局指南
8.4.2
布局示例
9
器件和文档支持
9.1
文档支持
9.1.1
相关文档
9.2
接收文档更新通知
9.3
支持资源
9.4
商标
9.5
静电放电警告
9.6
术语表
10
修订历史记录
11
机械、封装和可订购信息
11.1
卷带包装信息
11.2
机械数据
8.2.2
详细设计过程
建议的输入条件:
有关上升时间和下降时间规格,请参阅
建议运行条件
表中的 Δt/Δv。
有关指定的高电平和低电平,请参阅
建议运行条件
表中的 V
IH
和 V
IL
。
输入和输出具有过压容限,因此在任何有效 V
CC
下均高达 5.5V。
建议的输出条件:
负载电流不超过 ±50mA。
频率选择标准:
频率对器件功耗的影响应该在
CMOS 功耗和 CPD 计算
应用手册
中研究。
添加的布线电阻和电容可能会降低最大频率能力;请遵循
布局
部分中列出的布局实践。