ZHCSY50 April 2025 TPSM843521
PRODUCTION DATA
TPSM843521 配置为 PG 功能时,SS/PG 引脚用于指示输出电压是否已达到适当水平。PG 信号可用于多个电源轨的启动时序控制。PG 引脚是开漏输出,需要一个上拉电阻器来上拉至任何低于 5.5V 的电压。TI 建议使用 10kΩ 至 100kΩ 的上拉电阻器。该器件可以灌入约 4mA 的电流并保持其指定的逻辑低电平。在 FB 引脚电压介于内部基准电压 (VREF) 的 90% 和 107% 之间并且经过 70μs 的抗尖峰时间后,PG 将变为高阻抗状态。当 FB 引脚电压低于内部基准电压的 85% 或高于内部基准电压的 115%,或者发生热关断、EN 关断、UVLO 时,PG 引脚会在 13μs 的抗尖峰时间后被拉低。VIN 必须一直提供,才能使 PG 引脚保持低电平。
| 器件状态 | PG 逻辑状态 | ||
|---|---|---|---|
| 高阻抗 | 低电平 | ||
| 启用(EN = 高电平) | VFB 不会触发 VPGTH | √ | |
| VFB 会触发 VPGTH | √ | ||
| 关断(EN = 低电平) | √ | ||
| UVLO | 2.5V < VIN < VUVLO | √ | |
| 热关断 | TJ > TSD | √ | |
| 电源移除 | VIN < 2.5V | √ | |