ZHCSY30 April   2025 TPS388C0-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 器件功能模式
      1. 7.3.1 TPS388C0x-Q1 上电
      2. 7.3.2 内置自检和配置负载
        1. 7.3.2.1 BIST 执行注意事项
      3. 7.3.3 常规监控
        1. 7.3.3.1 ACTIVE 监测
    4. 7.4 特性说明
      1. 7.4.1 VDD
      2. 7.4.2 可屏蔽中断 (AMSK)
      3. 7.4.3 MON
      4. 7.4.4 NRST
      5. 7.4.5 NIRQ
      6. 7.4.6 I2C
      7. 7.4.7 数据包错误检查 (PEC)
      8. 7.4.8 窗口看门狗
      9. 7.4.9 窗口看门狗计时器
    5. 7.5 寄存器映射
      1. 7.5.1 寄存器概览
        1. 7.5.1.1 BANK0 寄存器
        2. 7.5.1.2 BANK1 寄存器
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 汽车类多通道序列发生器和监视器
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
      4. 8.2.4 应用曲线
    3. 8.3 电源相关建议
      1. 8.3.1 电源指南
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件命名规则
    2. 9.2 文档支持
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

应用信息

现代 SOC 和 FPGA 器件通常具有多个电源轨,可为 IC 内的不同模块供电。准确的电压电平和时序要求很常见,必须满足这些要求才能确保此类器件正常运行。通过结合使用 TPS388C0x-Q1 和多通道电压序列发生器,可以满足目标 SoC 或 FPGA 器件的加电和断电时序控制要求以及内核电压要求。此设计侧重于使用 TPS388C0x-Q1 来满足 SoC 的时序要求。