ZHCSXU8 February   2025 LP5892-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 开关特性
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 独立和可堆叠模式
        1. 6.3.1.1 独立模式
        2. 6.3.1.2 可堆叠模式
      2. 6.3.2 电流设置
        1. 6.3.2.1 亮度控制 (BC) 功能
        2. 6.3.2.2 色彩亮度控制 (CC) 功能
        3. 6.3.2.3 为不同应用选择 BC/CC
      3. 6.3.3 倍频器
      4. 6.3.4 线路转换序列
      5. 6.3.5 保护和诊断
        1. 6.3.5.1 热关断保护
        2. 6.3.5.2 IREF 电阻器短路保护
        3. 6.3.5.3 LED 开路负载检测和移除
          1. 6.3.5.3.1 LED 开路检测
          2. 6.3.5.3.2 读取 LED 开路信息
          3. 6.3.5.3.3 LED 开路卡特彼勒问题消除
        4. 6.3.5.4 LED 短路和弱短路检测和消除
          1. 6.3.5.4.1 LED 短路/弱短路检测
          2. 6.3.5.4.2 读取 LED 短路信息
          3. 6.3.5.4.3 LSD 卡特彼勒问题消除
    4. 6.4 器件功能模式
    5. 6.5 连续时钟串行接口
      1. 6.5.1 数据有效性
      2. 6.5.2 CCSI 帧格式
      3. 6.5.3 写入命令
        1. 6.5.3.1 芯片索引写入命令
        2. 6.5.3.2 VSYNC 写入命令
        3. 6.5.3.3 MPSM 写入命令
        4. 6.5.3.4 待机清除和启用命令
        5. 6.5.3.5 Soft_Reset 命令
        6. 6.5.3.6 数据写入命令
      4. 6.5.4 读取命令
    6. 6.6 PWM 灰度控制
      1. 6.6.1 灰度数据存储和显示
        1. 6.6.1.1 存储器结构概览
        2. 6.6.1.2 存储器组详细信息
        3. 6.6.1.3 将帧数据写入存储器组
      2. 6.6.2 用于显示的 PWM 控制
    7. 6.7 寄存器映射
      1. 6.7.1  FC0
      2. 6.7.2  FC1
      3. 6.7.3  FC2
      4. 6.7.4  FC3
      5. 6.7.5  FC4
      6. 6.7.6  FC14
      7. 6.7.7  FC15
      8. 6.7.8  FC17
      9. 6.7.9  FC19
      10. 6.7.10 FC20
      11. 6.7.11 FC21
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
        1. 7.2.1.1 系统结构
        2. 7.2.1.2 SCLK 频率
        3. 7.2.1.3 内部 GCLK 频率
        4. 7.2.1.4 线路开关时间
        5. 7.2.1.5 省去消隐时间
        6. 7.2.1.6 BC 和 CC
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 芯片索引命令
        2. 7.2.2.2 FC 寄存器设置
        3. 7.2.2.3 灰度数据写入
        4. 7.2.2.4 VSYNC 命令
        5. 7.2.2.5 LED 开路和短路读取
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

连续时钟串行接口

连续时钟串行接口 (CCSI) 可用于访问器件的可编程功能和寄存器以及 SRAM 数据。该接口包含两个输入数字引脚:串行数据输入 (SIN) 和串行时钟 (SCLK)。此外,还有一条称为串行数据输出 (SOUT) 的线作为器件的输出数字信号。当器件处于空闲状态时,SIN 设置为高电平,并且视为内部倍频器时钟源的 SCLK 必须始终存在且连续,SOUT 用于发送数据或读取内部寄存器的数据。

该协议可以支持数据链中级联多达 32 个器件。这些器件在上电后接收芯片索引命令。芯片索引命令根据接收命令的顺序配置从 0x00 到最高 0x1F 的器件地址。然后,控制器可以通过广播方式与所有器件通信,或通过非广播方式与特定器件通信。

广播主要用于传输功能控制命令。数据链中的所有器件都以这种方式接收相同的数据。非广播主要用于传输功能控制命令或显示数据,每个器件都以这种方式接收自己的数据。这两种方式通过命令标识来区分。