ZHCSXK2 December   2024 UCC57102Z-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输入级
      2. 6.3.2 驱动器级
      3. 6.3.3 去饱和 (DESAT) 保护
      4. 6.3.4 故障 (FLT)
      5. 6.3.5 VREF
      6. 6.3.6 热关断
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 VDD 欠压锁定
      3. 7.2.3 应用曲线
  9. 电源相关建议
  10. 布局
    1. 9.1 布局指南
    2. 9.2 布局示例
  11. 10器件和文档支持
    1. 10.1 第三方产品免责声明
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

开关特性

VDD = 15V,VEE = 0V,从 VDD 到 GND 的 1µF 电容器,从 VEE 到 GND 的 1µF 电容器,TJ = –40°C 至 +150°C,CL = 0pF(除非另有说明)。(1)
参数测试条件最小值典型值最大值单位
tRA, tRB输出上升时间CL = 1.8nF,10% 至 90%,Vin = 0V 至 3.3V818ns
tFA, tFB输出下降时间CL = 1.8nF,90% 至 10%,Vin = 0V 至 3.3V1432ns
tD2传播延迟 - 输入下降至输出下降CL = 1.8nF,从 Vin 上的 1V 下降至输出下降的 90%,Vin = 0V - 3.3V,Fsw = 500kHz,50% 占空比2850ns
tD1传播延迟 - 输入上升至输出上升CL = 1.8nF,从 Vin 上的 2V 上升至输出上升的 10%,Vin = 0V - 3.3V,Fsw = 500kHz,50% 占空比2650ns
tPWmin传递到输出的最小输入脉宽CL = 1.8nF,Vin = 0V - 3.3V,Fsw = 500kHz,Vo > 2V915ns
tPWD脉宽失真度输入脉宽 = 100ns,500kHz
tD2 – tD1,CL = 1.8nF
-1010ns
这些开关参数未经生产环境测试。