ZHCSVW0H August   2001  – January 2026 TPS3103 , TPS3106 , TPS3110

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 开关特性
    8. 6.8 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 看门狗
      2. 7.3.2 手动复位 (MR)
      3. 7.3.3 PFI、PFO
      4. 7.3.4 SENSE
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 开发支持
        1. 9.1.1.1 Spice 模型
      2. 9.1.2 器件命名规则
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

概述

TPS310x 和 TPS311x 系列监控电路的工作电源电压范围为 0.9V 至 3.6V,可为 DSP 和处理器的系统提供电路初始化与时序监控功能。上电期间,当电源电压 (VDD) 超过 0.4V 时,RESET 将触发有效信号。只要 VDD 电压保持低于阈值电压 (VIT–),器件将持续监测 VDD 并使 RESET 输出保持低电平。为确保系统正确复位,在 VDD 超过阈值电压与迟滞电压之和 (VIT– + VHYS) 后,内部定时器会延迟指定时长,再将 RESET 信号从低电平切换至高电平。延迟时间自 VDD 升至超过 (VIT– + VHYS) 后开始计时。当 VDD 降至低于 VIT– 时,输出将再次被激活。

该系列中的所有器件均具有一个通过内部分压器设定的固定 VDD 阈值电压 (VIT)。TPS3103 和 TPS3106 器件都具有低电平有效的漏极开路 RESET 输出。TPS3103 器件集成电源失效输入 (PFI) 及对应的电源失效输出 (PFO),可用于电池低压检测或监测输入电源以外的供电系统。TPS3106 器件具有带相应输出 (RSTSENSE) 的 SENSE 输入,用于监控输入电源以外的电压。TPS3110 器件具备低电平有效的推挽式 RESET 输出和看门狗计时器,用于监控微处理器的运行状态。所有三款器件均设有手动复位引脚 (MR),无论检测到的电压如何,该引脚均可强制输出低电平。