ZHCSUR6O January   1993  – July 2025 SN74LVC112A

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  时序要求,–40°C 至 +85°C
    7. 5.7  时序要求,–40°C 至 +125°C
    8. 5.8  开关特性,–40°C 至 +85°C
    9. 5.9  开关特性,–40°C 至 +125°C
    10. 5.10 工作特性
    11. 5.11 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

概述

这款双路负边沿触发式 J-K 触发器需在 1.65V 至 3.6V VCC 下运行。

预设 (PRE) 或清零 (CLR) 输入端的低电平会设置或复位输出,不受其他输入端的电平的影响。当 PRECLR 处于非有效状态(高电平)时,满足设置时间要求的 J 和 K 输入端数据将在时钟脉冲的负向边沿传输到输出端。时钟触发出现在一个特定电压电平上,并且不与时钟脉冲的上升时间直接相关。经过保持时间间隔后,可以更改 J 和 K 输入端的数据而不影响输出端的电平。SN74LVC112A 可通过将 J 和 K 连接到高电平来作为切换触发器运行。

输入可以由 3.3V 或 5V 器件驱动。此功能允许在 3.3V/5V 的混合系统环境中将此类器件用作转换器。