ZHCSUR6O January 1993 – July 2025 SN74LVC112A
PRODUCTION DATA
这款双路负边沿触发式 J-K 触发器需在 1.65V 至 3.6V VCC 下运行。
预设 (PRE) 或清零 (CLR) 输入端的低电平会设置或复位输出,不受其他输入端的电平的影响。当 PRE 和 CLR 处于非有效状态(高电平)时,满足设置时间要求的 J 和 K 输入端数据将在时钟脉冲的负向边沿传输到输出端。时钟触发出现在一个特定电压电平上,并且不与时钟脉冲的上升时间直接相关。经过保持时间间隔后,可以更改 J 和 K 输入端的数据而不影响输出端的电平。SN74LVC112A 可通过将 J 和 K 连接到高电平来作为切换触发器运行。
输入可以由 3.3V 或 5V 器件驱动。此功能允许在 3.3V/5V 的混合系统环境中将此类器件用作转换器。