ZHCSPJ0C April 2022 – August 2023 TPSI3050
PRODUCTION DATA
请注意,当通过 VDDM 供电时(即当 IAUX > 0mA 时),VDDM 电源轨上存在额外的电压纹波。对于给定的 RPXFR 设置,可以通过在 VDDM 和 VSSS 之间施加额外的电容来减小此纹波。对于该设计示例,在计算器工具中计算出的 VDDM 上的纹波 VDDMripple 为 75mV。
可以通过增加电容来减小 VDDMripple,同时仍能保持原始 VDDHdroop = 0.5V。例如,在计算器工具中设置 CDIV1 = 330nF、CDIV2 = 680nF,可将 VDDMripple 降至 52mV,且仍能保证 VDDHdroop< 0.5V。当然,增加电容会导致启动时间 tSTART 增加。