ZHCS502H
November 2011 – June 2024
UCC27523
,
UCC27525
,
UCC27526
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
说明(续)
5
引脚配置和功能
6
规格
6.1
绝对最大额定值
6.2
ESD 等级
6.3
建议运行条件
6.4
热性能信息
6.5
电气特性
6.6
开关特性
6.7
典型特性
7
详细说明
7.1
概述
7.2
功能方框图
7.3
特性说明
7.3.1
VDD 和欠压锁定
7.3.2
工作电源电流
7.3.3
输入级
7.3.4
使能功能
7.3.5
输出级
7.3.6
低传播延迟和紧密匹配的输出
7.4
器件功能模式
8
应用和实施
8.1
应用信息
8.2
典型应用
8.2.1
设计要求
8.2.2
详细设计过程
8.2.2.1
输入到输出逻辑
8.2.2.2
启用和禁用功能
8.2.2.3
VDD 辅助电源电压
8.2.2.4
传播延迟
8.2.2.5
驱动电流和功率损耗
8.2.3
应用曲线
9
电源相关建议
10
布局
10.1
布局指南
10.2
布局示例
10.3
散热注意事项
11
器件和文档支持
11.1
器件支持
11.1.1
第三方产品免责声明
11.2
接收文档更新通知
11.3
支持资源
11.4
商标
11.5
静电放电警告
11.6
术语表
12
修订历史记录
13
机械、封装和可订购信息
1
特性
业界通用引脚排列
两个独立的栅极驱动通道
5A 峰值拉电流和灌电流
针对每个输出提供独立的使能功能
TTL 和 CMOS 兼容型逻辑阈值(与电源电压无关)
可实现高抗噪性的迟滞逻辑阈值
输入和使能引脚电压电平不受 VDD 引脚辅助电源电压限制
4.5V 至 18V 单电源电压范围
在 VDD 欠压锁定 (UVLO) 状态下,输出保持低电平(确保上电和断电期间无干扰运行)
短暂传播延迟(典型值为 13ns)
快速上升和下降时间(典型值分别为 7ns 和 6ns)
两个通道之间的延迟匹配典型值为 1ns
两个输出并联,以获得更大的驱动电流
当输入悬空时,输出保持低电平
PDIP (8)、SOIC (8)、MSOP (8)
PowerPAD™
和 3mm × 3mm WSON-8 封装选项
工作温度范围为 –40°C 至 140°C