SPMU394 November 2025 LMK3H2108
Table 2-1 lists the memory-mapped registers for the Device registers. All register offset addresses not listed in Table 2-1 should be considered as reserved locations and the register contents should not be modified.
| Offset (Hex) | Register Acronym | Bit | |||||||
|---|---|---|---|---|---|---|---|---|---|
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | ||
| 0x0 | R0 | VENDOR_ID[7:0] | |||||||
| 0x1 | R1 | VENDOR_ID[15:8] | |||||||
| 0x2 | R2 | FLOAT_VDDO_6 | FLOAT_VDDO_5 | FLOAT_VDDO_3_4 | FLOAT_VDDO_1_2 | FLOAT_VDDO_0 | FLOAT_VDDR | FLOAT_VDDX | OTP_BURNT |
| 0x3 | R3 | RES | GPIO1_PU_RB | GPIO0_PU_RB | RES | FLOAT_VDDO_7 | |||
| 0x4 | R4 | RES | GPIO2_PU_RB | ||||||
| 0x5 | R5 | RES | OTP_PAGE_SEL_DYN_DEBOUNCE | RES | |||||
| 0x6 | R6 | I2C_REG_ADDR_FMT | I2C_TRGT_ADDR | ||||||
| 0x8 | R8 | PWRGD_SAMPLE_TMR | |||||||
| 0x9 | R9 | RES | SUP_LVL_RAMP_TMR | PWRGD_SAMPLE_TMR_EN | |||||
| 0xA | R10 | GLOBAL_SUP_DET_TMR | |||||||
| 0xB | R11 | FOD0_PD | BAW_PD | AUTO_FOD_PD_EN | CRC_IGNORE | PIN_RESAMPLE_DIS | OTP_AUTOLOAD_DIS | PDN | GLOBAL_SUP_DET_TMR_EN |
| 0xC | R12 | RES | IN2_PD | IN1_PD | IN0_PD | FOD1_PD | |||
| 0xD | R13 | PWRGD_PWRDN_PIN_SEL | RES | ||||||
| 0xE | R14 | RES | GPI0_FUNC | ||||||
| 0xF | R15 | RES | GPI1_FUNC | ||||||
| 0x10 | R16 | RES | GPI2_FUNC | ||||||
| 0x11 | R17 | RES | OE_GLOBAL | RES | |||||
| 0x12 | R18 | RES | GPI3_FUNC | ||||||
| 0x13 | R19 | RES | GPI4_FUNC | ||||||
| 0x14 | R20 | RES | GPI5_FUNC | ||||||
| 0x15 | R21 | RES | GPIO0_FUNC | ||||||
| 0x16 | R22 | RES | GPIO1_FUNC | ||||||
| 0x17 | R23 | RES | GPIO2_FUNC | ||||||
| 0x18 | R24 | RES | GPIO3_FUNC | ||||||
| 0x19 | R25 | RES | GPIO4_FUNC | ||||||
| 0x1A | R26 | GPIO1_OUT_SRC_SEL | GPIO0_OUT_SRC_SEL | ||||||
| 0x1B | R27 | GPIO3_OUT_SRC_SEL | GPIO2_OUT_SRC_SEL | ||||||
| 0x1C | R28 | GPI3_POLARITY | GPI2_POLARITY | GPI1_POLARITY | GPI0_POLARITY | GPIO4_OUT_SRC_SEL | |||
| 0x1D | R29 | GPI0_PULL_DN_EN | GPIO4_POLARITY | GPIO3_POLARITY | GPIO2_POLARITY | GPIO1_POLARITY | GPIO0_POLARITY | GPI5_POLARITY | GPI4_POLARITY |
| 0x1E | R30 | GPI3_PULL_DN_EN | RES | GPI2_PULL_UP_EN | GPI2_PULL_DN_EN | GPI1_PULL_UP_EN | GPI1_PULL_DN_EN | GPI0_PULL_UP_EN | |
| 0x1F | R31 | GPIO1_PULL_DN_EN | GPIO0_PULL_UP_EN | GPIO0_PULL_DN_EN | GPI5_PULL_UP_EN | GPI5_PULL_DN_EN | GPI4_PULL_UP_EN | GPI4_PULL_DN_EN | GPI3_PULL_UP_EN |
| 0x20 | R32 | GPIO0_NUM_IN_LVL | GPIO4_PULL_UP_EN | GPIO4_PULL_DN_EN | GPIO3_PULL_UP_EN | GPIO3_PULL_DN_EN | GPIO2_PULL_UP_EN | GPIO2_PULL_DN_EN | GPIO1_PULL_UP_EN |
| 0x21 | R33 | GPI3_LIVE_RB | GPI2_LIVE_RB | GPI1_LIVE_RB | GPI0_LIVE_RB | RES | GPIO2_NUM_IN_LVL | GPIO1_NUM_IN_LVL | |
| 0x22 | R34 | GPIO2_LIVE_RB | GPIO1_LIVE_RB | GPIO0_LIVE_RB | GPI5_LIVE_RB | GPI4_LIVE_RB | |||
| 0x23 | R35 | RES | GPIO4_GPO_VAL | GPIO3_GPO_VAL | GPIO2_GPO_VAL | GPIO1_GPO_VAL | GPIO0_GPO_VAL | GPIO4_LIVE_RB | GPIO3_LIVE_RB |
| 0x24 | R36 | RES | GPI1_OE_GRP_SEL | GPI0_OE_GRP_SEL | |||||
| 0x25 | R37 | RES | GPI3_OE_GRP_SEL | GPI2_OE_GRP_SEL | |||||
| 0x26 | R38 | RES | GPI5_OE_GRP_SEL | GPI4_OE_GRP_SEL | |||||
| 0x27 | R39 | RES | GPIO1_OE_GRP_SEL | GPIO0_OE_GRP_SEL | |||||
| 0x28 | R40 | RES | GPIO3_OE_GRP_SEL | GPIO2_OE_GRP_SEL | |||||
| 0x29 | R41 | GPIO4_OUT_SIG_TYPE | GPIO3_OUT_SIG_TYPE | GPIO2_OUT_SIG_TYPE | GPIO1_OUT_SIG_TYPE | GPIO0_OUT_SIG_TYPE | GPIO4_OE_GRP_SEL | ||
| 0x2A | R42 | RES | IN2_RCVR_FMT | IN1_RCVR_FMT | IN0_RCVR_FMT | ||||
| 0x2B | R43 | RES | IN1_TERMINATION_SEL | IN0_TERMINATION_SEL | |||||
| 0x2C | R44 | IN1_LOS_THRESH | IN0_LOS_THRESH | IN2_LOS_EN | IN1_LOS_EN | IN0_LOS_EN | IN2_TERMINATION_SEL | ||
| 0x2D | R45 | PERST_BUF_IN0_STS | PERST_BUF_IN2 | PERST_BUF_IN1 | PERST_BUF_IN0 | IN2_LOS_THRESH | |||
| 0x2E | R46 | RES | PERST_BUF_IN2_LOS_EN | PERST_BUF_IN1_LOS_EN | PERST_BUF_IN0_LOS_EN | PERST_BUF_IN2_STS | PERST_BUF_IN1_STS | ||
| 0x2F | R47 | RES | FOD0_N_DIV | ||||||
| 0x30 | R48 | RES | FOD1_N_DIV | ||||||
| 0x31 | R49 | FOD0_NUM[7:0] | |||||||
| 0x32 | R50 | FOD0_NUM[15:8] | |||||||
| 0x33 | R51 | FOD0_NUM[23:16] | |||||||
| 0x34 | R52 | FOD1_NUM[7:0] | |||||||
| 0x35 | R53 | FOD1_NUM[15:8] | |||||||
| 0x36 | R54 | FOD1_NUM[23:16] | |||||||
| 0x37 | R55 | FOD1_CFG_UPDATE | FOD0_CFG_UPDATE | PATH1_DIV | PATH0_DIV | ||||
| 0x39 | R57 | RES | FOD_PH_OFFSET_N_DIV | ||||||
| 0x3A | R58 | FOD_PH_OFFSET_NUM[7:0] | |||||||
| 0x3B | R59 | FOD_PH_OFFSET_NUM[15:8] | |||||||
| 0x3C | R60 | RES | FOD0_SSC_CONFIG_SEL | FOD0_SSC_MOD_TYPE | FOD0_SSC_EN | FOD_PH_OFFSET_FOD_SEL | FOD_PH_OFFSET_SHIFT_NOW | ||
| 0x3D | R61 | FOD0_SSC_STEPS[7:0] | |||||||
| 0x3E | R62 | RES | FOD0_SSC_STEPS[12:8] | ||||||
| 0x3F | R63 | FOD0_DCO_STEP_SIZE[7:0] | |||||||
| 0x40 | R64 | FOD0_DCO_STEP_SIZE[15:8] | |||||||
| 0x41 | R65 | RES | FOD1_SSC_CONFIG_SEL | FOD1_SSC_MOD_TYPE | FOD1_SSC_EN | ||||
| 0x42 | R66 | FOD1_SSC_STEPS[7:0] | |||||||
| 0x43 | R67 | RES | FOD1_SSC_STEPS[12:8] | ||||||
| 0x44 | R68 | FOD1_DCO_STEP_SIZE[7:0] | |||||||
| 0x45 | R69 | FOD1_DCO_STEP_SIZE[15:8] | |||||||
| 0x46 | R70 | RES | FOD1_DCO_DEC | FOD1_DCO_INC | FOD1_DCO_EN | FOD0_DCO_DEC | FOD0_DCO_INC | FOD0_DCO_EN | |
| 0x47 | R71 | FOD0_DCO_STEPS_STAT[7:0] | |||||||
| 0x48 | R72 | FOD0_DCO_STEPS_STAT[15:8] | |||||||
| 0x49 | R73 | FOD1_DCO_STEPS_STAT[7:0] | |||||||
| 0x4A | R74 | FOD1_DCO_STEPS_STAT[15:8] | |||||||
| 0x4B | R75 | RES | FOD0_DCO_N_DIV_STAT | ||||||
| 0x4C | R76 | FOD0_DCO_NUM_STAT[7:0] | |||||||
| 0x4D | R77 | FOD0_DCO_NUM_STAT[15:8] | |||||||
| 0x4E | R78 | FOD0_DCO_NUM_STAT[23:16] | |||||||
| 0x4F | R79 | RES | FOD1_DCO_N_DIV_STAT | ||||||
| 0x50 | R80 | FOD1_DCO_NUM_STAT[7:0] | |||||||
| 0x51 | R81 | FOD1_DCO_NUM_STAT[15:8] | |||||||
| 0x52 | R82 | FOD1_DCO_NUM_STAT[23:16] | |||||||
| 0x53 | R83 | BANK1_CLK_SEL | BANK0_CLK_SEL | PATH1_EDGE_COMB_EN | PATH0_EDGE_COMB_EN | ||||
| 0x54 | R84 | RES | BANK3_CLK_SEL | BANK2_CLK_SEL | |||||
| 0x55 | R85 | RES | BANK5_CLK_SEL | BANK4_CLK_SEL | |||||
| 0x56 | R86 | BANK0_CH_DIV[7:0] | |||||||
| 0x57 | R87 | BANK0_CH_DIV[15:8] | |||||||
| 0x58 | R88 | BANK2_CH_DIV | BANK1_CH_DIV | ||||||
| 0x59 | R89 | RES | IN0_LOS | ||||||
| 0x5A | R90 | BANK4_CH_DIV | BANK3_CH_DIV | ||||||
| 0x5B | R91 | PERST_BUF_BANK1 | PERST_BUF_BANK0 | BANK5_CH_DIV | |||||
| 0x5C | R92 | PERST_BUF_BANK5 | PERST_BUF_BANK4 | PERST_BUF_BANK3 | PERST_BUF_BANK2 | ||||
| 0x5D | R93 | BANK1_AUTO_CLK_SWITCHBACK_EN | BANK0_AUTO_CLK_SWITCHBACK_EN | BANK5_AUTO_CLK_SWITCHOVER_EN | BANK4_AUTO_CLK_SWITCHOVER_EN | BANK3_AUTO_CLK_SWITCHOVER_EN | BANK2_AUTO_CLK_SWITCHOVER_EN | BANK1_AUTO_CLK_SWITCHOVER_EN | BANK0_AUTO_CLK_SWITCHOVER_EN |
| 0x5E | R94 | BANK3_AUTO_CLK_SWITCHOVER_CLK_SEL | BANK2_AUTO_CLK_SWITCHOVER_CLK_SEL | BANK1_AUTO_CLK_SWITCHOVER_CLK_SEL | BANK0_AUTO_CLK_SWITCHOVER_CLK_SEL | BANK5_AUTO_CLK_SWITCHBACK_EN | BANK4_AUTO_CLK_SWITCHBACK_EN | BANK3_AUTO_CLK_SWITCHBACK_EN | BANK2_AUTO_CLK_SWITCHBACK_EN |
| 0x5F | R95 | BANK5_CLK_SWITCHOVER_TYPE | BANK4_CLK_SWITCHOVER_TYPE | BANK3_CLK_SWITCHOVER_TYPE | BANK2_CLK_SWITCHOVER_TYPE | BANK1_CLK_SWITCHOVER_TYPE | BANK0_CLK_SWITCHOVER_TYPE | BANK5_AUTO_CLK_SWITCHOVER_CLK_SEL | BANK4_AUTO_CLK_SWITCHOVER_CLK_SEL |
| 0x60 | R96 | BANK1_SWITCHOVER_FRC_CLK_EN | BANK0_SWITCHOVER_FRC_CLK_EN | BANK5_CLK_DIS_ON_LOS | BANK4_CLK_DIS_ON_LOS | BANK3_CLK_DIS_ON_LOS | BANK2_CLK_DIS_ON_LOS | BANK1_CLK_DIS_ON_LOS | BANK0_CLK_DIS_ON_LOS |
| 0x61 | R97 | OUT1_SLEW_RATE | OUT0_SLEW_RATE | BANK5_SWITCHOVER_FRC_CLK_EN | BANK4_SWITCHOVER_FRC_CLK_EN | BANK3_SWITCHOVER_FRC_CLK_EN | BANK2_SWITCHOVER_FRC_CLK_EN | ||
| 0x62 | R98 | OUT5_SLEW_RATE | OUT4_SLEW_RATE | OUT3_SLEW_RATE | OUT2_SLEW_RATE | ||||
| 0x63 | R99 | OUT1_CMOS_SLEW_RATE | OUT0_CMOS_SLEW_RATE | OUT7_SLEW_RATE | OUT6_SLEW_RATE | ||||
| 0x64 | R100 | OUT5_CMOS_SLEW_RATE | OUT4_CMOS_SLEW_RATE | OUT3_CMOS_SLEW_RATE | OUT2_CMOS_SLEW_RATE | ||||
| 0x65 | R101 | OUT1_DIS_STATE | OUT0_DIS_STATE | OUT7_CMOS_SLEW_RATE | OUT6_CMOS_SLEW_RATE | ||||
| 0x66 | R102 | OUT5_DIS_STATE | OUT4_DIS_STATE | OUT3_DIS_STATE | OUT2_DIS_STATE | ||||
| 0x67 | R103 | OUT0_FMT | RES | OUT7_DIS_STATE | OUT6_DIS_STATE | ||||
| 0x68 | R104 | OUT4_FMT | OUT3_FMT | OUT2_FMT | OUT1_FMT | ||||
| 0x69 | R105 | RES | IN1_LOS | ||||||
| 0x6A | R106 | OUT1_CMOS_1P2V_EN | OUT0_CMOS_1P2V_EN | OUT7_FMT | OUT6_FMT | OUT5_FMT | |||
| 0x6B | R107 | RES | OUT7_CMOS_1P2V_EN | OUT6_CMOS_1P2V_EN | OUT5_CMOS_1P2V_EN | OUT4_CMOS_1P2V_EN | OUT3_CMOS_1P2V_EN | OUT2_CMOS_1P2V_EN | |
| 0x6C | R108 | OUT1_OE_GRP | OUT0_OE_GRP | ||||||
| 0x6D | R109 | OUT3_OE_GRP | OUT2_OE_GRP | ||||||
| 0x6E | R110 | OUT5_OE_GRP | OUT4_OE_GRP | ||||||
| 0x6F | R111 | OUT7_OE_GRP | OUT6_OE_GRP | ||||||
| 0x70 | R112 | OUT1_LPHCSL_VOD_SEL | OUT0_LPHCSL_VOD_SEL | ||||||
| 0x71 | R113 | OUT3_LPHCSL_VOD_SEL | OUT2_LPHCSL_VOD_SEL | ||||||
| 0x72 | R114 | OUT5_LPHCSL_VOD_SEL | OUT4_LPHCSL_VOD_SEL | ||||||
| 0x73 | R115 | OUT7_LPHCSL_VOD_SEL | OUT6_LPHCSL_VOD_SEL | ||||||
| 0x74 | R116 | OUT3_SYNC_MODE | OUT2_SYNC_MODE | OUT1_SYNC_MODE | OUT0_SYNC_MODE | ||||
| 0x75 | R117 | OUT7_SYNC_MODE | OUT6_SYNC_MODE | OUT5_SYNC_MODE | OUT4_SYNC_MODE | ||||
| 0x76 | R118 | OUT3P_OE_CMOS | OUT2N_OE_CMOS | OUT2P_OE_CMOS | OUT1N_OE_CMOS | OUT1P_OE_CMOS | OUT0N_OE_CMOS | OUT0P_OE_CMOS | SINGLE_CMOS_EN_SYNC |
| 0x77 | R119 | OUT7P_OE_CMOS | OUT6N_OE_CMOS | OUT6P_OE_CMOS | OUT5N_OE_CMOS | OUT5P_OE_CMOS | OUT4N_OE_CMOS | OUT4P_OE_CMOS | OUT3N_OE_CMOS |
| 0x78 | R120 | OUT6_FREQ_DET_EN | OUT5_FREQ_DET_EN | OUT4_FREQ_DET_EN | OUT3_FREQ_DET_EN | OUT2_FREQ_DET_EN | OUT1_FREQ_DET_EN | OUT0_FREQ_DET_EN | OUT7N_OE_CMOS |
| 0x79 | R121 | RES | IN2_LOS | ||||||
| 0x7A | R122 | OUT4_FREQ_DET_THRESH | OUT3_FREQ_DET_THRESH | OUT2_FREQ_DET_THRESH | OUT1_FREQ_DET_THRESH | OUT0_FREQ_DET_THRESH | RES | OUT7_FREQ_DET_EN | |
| 0x7B | R123 | OUT2_AMP_DET_EN | OUT1_AMP_DET_EN | OUT0_AMP_DET_EN | RES | OUT7_FREQ_DET_THRESH | OUT6_FREQ_DET_THRESH | OUT5_FREQ_DET_THRESH | |
| 0x7C | R124 | OUT_AMP_DET_THRESH | RES | OUT7_AMP_DET_EN | OUT6_AMP_DET_EN | OUT5_AMP_DET_EN | OUT4_AMP_DET_EN | OUT3_AMP_DET_EN | |
| 0x7D | R125 | CRC_ERROR_EVT_INTR_EN | IN2_LOS_LMT_EVT_INTR_EN | IN1_LOS_LMT_EVT_INTR_EN | IN0_LOS_LMT_EVT_INTR_EN | IN2_LOS_EVT_INTR_EN | IN1_LOS_EVT_INTR_EN | IN0_LOS_EVT_INTR_EN | DEV_INTR |
| 0x7E | R126 | OUT3N_FREQ_ERR_EVT_INTR_EN | OUT3P_FREQ_ERR_EVT_INTR_EN | OUT2N_FREQ_ERR_EVT_INTR_EN | OUT2P_FREQ_ERR_EVT_INTR_EN | OUT1N_FREQ_ERR_EVT_INTR_EN | OUT1P_FREQ_ERR_EVT_INTR_EN | OUT0N_FREQ_ERR_EVT_INTR_EN | OUT0P_FREQ_ERR_EVT_INTR_EN |
| 0x7F | R127 | OUT7N_FREQ_ERR_EVT_INTR_EN | OUT7P_FREQ_ERR_EVT_INTR_EN | OUT6N_FREQ_ERR_EVT_INTR_EN | OUT6P_FREQ_ERR_EVT_INTR_EN | OUT5N_FREQ_ERR_EVT_INTR_EN | OUT5P_FREQ_ERR_EVT_INTR_EN | OUT4N_FREQ_ERR_EVT_INTR_EN | OUT4P_FREQ_ERR_EVT_INTR_EN |
| 0x80 | R128 | OUT2N_AMP_ERR_EVT_INTR_EN | OUT2P_AMP_ERR_EVT_INTR_EN | OUT1N_AMP_ERR_EVT_INTR_EN | OUT1P_AMP_ERR_EVT_INTR_EN | OUT0N_AMP_ERR_EVT_INTR_EN | OUT0P_AMP_ERR_EVT_INTR_EN | RES | |
| 0x81 | R129 | OUT6N_AMP_ERR_EVT_INTR_EN | OUT6P_AMP_ERR_EVT_INTR_EN | OUT5N_AMP_ERR_EVT_INTR_EN | OUT5P_AMP_ERR_EVT_INTR_EN | OUT4N_AMP_ERR_EVT_INTR_EN | OUT4P_AMP_ERR_EVT_INTR_EN | OUT3N_AMP_ERR_EVT_INTR_EN | OUT3P_AMP_ERR_EVT_INTR_EN |
| 0x82 | R130 | RES | IN2_LOS_EVT | IN1_LOS_EVT | IN0_LOS_EVT | RES | OUT7N_AMP_ERR_EVT_INTR_EN | OUT7P_AMP_ERR_EVT_INTR_EN | |
| 0x83 | R131 | IN1_LOS_CNTR | IN0_LOS_CNTR | ||||||
| 0x84 | R132 | LOS_LMT | IN2_LOS_CNTR | ||||||
| 0x85 | R133 | OUT0N_FREQ_GOOD | OUT0P_FREQ_GOOD | CRC_ERROR_EVT | CRC_ERROR | CRC_DONE | IN2_LOS_LMT_EVT | IN1_LOS_LMT_EVT | IN0_LOS_LMT_EVT |
| 0x86 | R134 | OUT4N_FREQ_GOOD | OUT4P_FREQ_GOOD | OUT3N_FREQ_GOOD | OUT3P_FREQ_GOOD | OUT2N_FREQ_GOOD | OUT2P_FREQ_GOOD | OUT1N_FREQ_GOOD | OUT1P_FREQ_GOOD |
| 0x87 | R135 | RES | OUT7N_FREQ_GOOD | OUT7P_FREQ_GOOD | OUT6N_FREQ_GOOD | OUT6P_FREQ_GOOD | OUT5N_FREQ_GOOD | OUT5P_FREQ_GOOD | |
| 0x88 | R136 | OUT3N_FREQ_ERR_EVT | OUT3P_FREQ_ERR_EVT | OUT2N_FREQ_ERR_EVT | OUT2P_FREQ_ERR_EVT | OUT1N_FREQ_ERR_EVT | OUT1P_FREQ_ERR_EVT | OUT0N_FREQ_ERR_EVT | OUT0P_FREQ_ERR_EVT |
| 0x89 | R137 | OUT7N_FREQ_ERR_EVT | OUT7P_FREQ_ERR_EVT | OUT6N_FREQ_ERR_EVT | OUT6P_FREQ_ERR_EVT | OUT5N_FREQ_ERR_EVT | OUT5P_FREQ_ERR_EVT | OUT4N_FREQ_ERR_EVT | OUT4P_FREQ_ERR_EVT |
| 0x8A | R138 | OUT2N_AMP_GOOD | OUT2P_AMP_GOOD | OUT1N_AMP_GOOD | OUT1P_AMP_GOOD | OUT0N_AMP_GOOD | OUT0P_AMP_GOOD | RES | |
| 0x8B | R139 | OUT6N_AMP_GOOD | OUT6P_AMP_GOOD | OUT5N_AMP_GOOD | OUT5P_AMP_GOOD | OUT4N_AMP_GOOD | OUT4P_AMP_GOOD | OUT3N_AMP_GOOD | OUT3P_AMP_GOOD |
| 0x8C | R140 | OUT1N_AMP_ERR_EVT | OUT1P_AMP_ERR_EVT | OUT0N_AMP_ERR_EVT | OUT0P_AMP_ERR_EVT | RES | OUT7N_AMP_GOOD | OUT7P_AMP_GOOD | |
| 0x8D | R141 | OUT5N_AMP_ERR_EVT | OUT5P_AMP_ERR_EVT | OUT4N_AMP_ERR_EVT | OUT4P_AMP_ERR_EVT | OUT3N_AMP_ERR_EVT | OUT3P_AMP_ERR_EVT | OUT2N_AMP_ERR_EVT | OUT2P_AMP_ERR_EVT |
| 0x8E | R142 | RES | OUT7N_AMP_ERR_EVT | OUT7P_AMP_ERR_EVT | OUT6N_AMP_ERR_EVT | OUT6P_AMP_ERR_EVT | |||
| 0x8F | R143 | RES | PROD_REV_ID | ||||||
| 0x90 | R144 | OTP_ID | |||||||
| 0x93 | R147 | UNLOCK_PROTECTED_REG | |||||||
| 0x94 | R148 | VDDR_SUP_LVL_DET_RB | VDDX_SUP_LVL_DET_RB | VDDD_SUP_LVL_DET_RB | VDDA_SUP_LVL_DET_RB | ||||
| 0x95 | R149 | VDDO_5_SUP_LVL_DET_RB | VDDO_3_4_SUP_LVL_DET_RB | VDDO_1_2_SUP_LVL_DET_RB | VDDO_0_SUP_LVL_DET_RB | ||||
| 0x96 | R150 | RES | VDDO_7_SUP_LVL_DET_RB | VDDO_6_SUP_LVL_DET_RB | |||||
| 0x99 | R153 | RES | OTP_PAGE0_SEL_CODE | ||||||
| 0x9A | R154 | RES | OTP_PAGE1_SEL_CODE | ||||||
| 0x9B | R155 | RES | OTP_PAGE2_SEL_CODE | ||||||
| 0x9C | R156 | RES | OTP_PAGE3_SEL_CODE | ||||||
| 0x9D | R157 | OTP_PAGE_RB | OTP_PAGE_SEL_CODE_RB | ||||||
| 0xBB | R187 | CRC_COMPUTED | |||||||
| 0xBC | R188 | RES | BOOTOSC_CLK_DIS | RES | |||||
| 0xFD | R253 | RES | PAGE_SEL_0 | ||||||
| 0x13F | R319 | RES | CLK_READY | ||||||
| 0x240 | R576 | RES | OUT0_DIS | ||||||
| 0x244 | R580 | RES | OUT1_DIS | ||||||
| 0x248 | R584 | RES | OUT2_DIS | ||||||
| 0x24C | R588 | RES | OUT3_DIS | ||||||
| 0x250 | R592 | RES | OUT4_DIS | ||||||
| 0x254 | R596 | RES | OUT5_DIS | ||||||
| 0x258 | R600 | RES | OUT6_DIS | ||||||
| 0x25C | R604 | RES | OUT7_DIS | ||||||
| 0x270 | R624 | RES | PATH1_FOD_SEL | RES | |||||
| 0x2E9 | R745 | OUT2P_INV_POL | OUT1P_INV_POL | OUT0P_INV_POL | RES | ||||
| 0x2EA | R746 | OUT2N_INV_POL | OUT1N_INV_POL | OUT0N_INV_POL | OUT7P_INV_POL | OUT6P_INV_POL | OUT5P_INV_POL | OUT4P_INV_POL | OUT3P_INV_POL |
| 0x2EB | R747 | RES | OUT7N_INV_POL | OUT6N_INV_POL | OUT5N_INV_POL | OUT4N_INV_POL | OUT3N_INV_POL | ||
| 0x2FA | R762 | DIE_ID_1[7:0] | |||||||
| 0x2FB | R763 | RES | DIE_ID_1[14:8] | ||||||
| 0x2FC | R764 | DIE_ID_2[7:0] | |||||||
| 0x2FE | R766 | DIE_ID_2[15:8] | |||||||
| 0x2FF | R767 | DIE_ID_3[7:0] | |||||||
| 0x300 | R768 | DIE_ID_3[15:8] | |||||||
| 0x302 | R770 | STORED_CRC | |||||||