ZHDS111 March   2026 TXE8124

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 SPI 总线时序要求
    8. 5.8 开关特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 I/O 端口
      2. 7.3.2 中断输出 (INT)
      3. 7.3.3 复位输入 (RESET)
      4. 7.3.4 总线保持
      5. 7.3.5 失效防护模式
      6. 7.3.6 软件复位广播
      7. 7.3.7 菊花链
      8. 7.3.8 多端口
      9. 7.3.9 功能寄存器映射
    4. 7.4 器件功能模式
      1. 7.4.1 上电复位
    5. 7.5 编程
      1. 7.5.1 SPI 接口
      2. 7.5.2 SPI 数据格式
      3. 7.5.3 突发模式
      4. 7.5.4 SPI 写入
      5. 7.5.5 SPI 读取
      6. 7.5.6 SPI 菊花链
    6. 7.6 TXE8124 寄存器
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
    3. 8.3 电源相关建议
      1. 8.3.1 上电复位要求
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

SPI 接口

TXE8124 器件采用 SPI 接口设置器件配置、运行参数和读取诊断信息。SPI 协议使用三个输入和一个输出:串行时钟 (SCLK)、低电平有效芯片选择 (CS)、串行数据输入 (SDI) 和串行数据输出 (SDO)。在时钟脉冲和数据进入器件之前,必须将 CS 驱动为低电平。当 CS 为高电平时,器件将忽略 SCLK 和 SDI 上的所有活动。

TXE8124 器件支持 SPI 模式 0(CPOL = 0,CPHA = 0)。空闲时,时钟 (SCLK) 为低电平。数据会在 SCLK 的上升沿进行采样,并在下降沿改变。

除了具有独立芯片选择的 SPI 总线外,TXE8124 还支持菊花链配置。该配置允许多个外设串联,一个器件的输出馈入为下一个器件的输入。菊花链的优势在于可减少 CS 线路数量,整个链路仅需一条 CS 线。在每个时钟周期内,数据通过链中的所有器件移位。