ZHCSS33 june   2023 TPSM843A22

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD Ratings
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能模块图
    3. 7.3 特性说明
      1. 7.3.1  VIN 引脚和 VIN UVLO
      2. 7.3.2  内部旁路 (BP5)
      3. 7.3.3  使能端和可调节 UVLO
        1. 7.3.3.1 启动期间的内部事件序列
      4. 7.3.4  开关频率选择
      5. 7.3.5  与外部时钟实现开关频率同步
        1. 7.3.5.1 内部 PWM 振荡器频率
        2. 7.3.5.2 同步丢失
        3. 7.3.5.3 与 SYNC/FSEL 引脚相连
      6. 7.3.6  遥感放大器和调节输出电压
      7. 7.3.7  环路补偿指南
        1. 7.3.7.1 输出滤波电感器折衷
        2. 7.3.7.2 斜坡电容器选型
        3. 7.3.7.3 输出电容器选型
        4. 7.3.7.4 良好瞬态响应的设计方法
      8. 7.3.8  软启动和预偏置输出启动
      9. 7.3.9  MSEL 引脚
      10. 7.3.10 电源正常 (PG)
      11. 7.3.11 输出过载保护
        1. 7.3.11.1 正电感器电流保护
        2. 7.3.11.2 负电感器电流保护
      12. 7.3.12 输出过压和欠压保护
      13. 7.3.13 过热保护
      14. 7.3.14 输出电压放电
    4. 7.4 器件功能模式
      1. 7.4.1 强制连续导通模式
      2. 7.4.2 软启动期间的不连续导通模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 1.0V 输出、1MHz 应用
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1  开关频率
          2. 8.2.1.2.2  输出电感器选择
          3. 8.2.1.2.3  输出电容器
          4. 8.2.1.2.4  输入电容器
          5. 8.2.1.2.5  可调节欠压锁定
          6. 8.2.1.2.6  输出电压电阻器选型
          7. 8.2.1.2.7  自举电容器选型
          8. 8.2.1.2.8  BP5 电容器选择
          9. 8.2.1.2.9  PG 上拉电阻器
          10. 8.2.1.2.10 电流限制选择
          11. 8.2.1.2.11 软启动时间选择
          12. 8.2.1.2.12 斜坡选择和控制环路稳定性
          13. 8.2.1.2.13 MSEL 引脚
        3. 8.2.1.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
      3. 8.4.3 热性能
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

与外部时钟实现开关频率同步

可以通过向 SYNC/FSEL 引脚施加占空比为 20% 至 80% 的方波时钟信号,将 TPSM843A26 同步到外部时钟。可以在器件启动之前或运行期间应用外部时钟。如果在器件启动之前应用外部时钟,则不需要从 SYNC/FSEL 到 AGND 的电阻。如果在器件启动后应用外部时钟,时钟频率必须在 SYNC/FSEL 电阻设置的频率的 ±20% 范围内。在器件启动后应用外部时钟时,器件在外部时钟脉冲存在的情况下计数四个连续的开关周期后开始与该外部时钟同步。请参阅节 7.3.5.2

虽然没有内部电路来检测时钟频率较高的 20% 范围,但它超出了 LC 设计的稳定性范围,因此要求客户确保同步时钟在 SYNC/FSEL 电阻器设置的频率的 ±20% 范围内。