ZHCSNZ7A December   2022  – February 2024 TPS543A26

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD Ratings
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  VIN 引脚和 VIN UVLO
      2. 6.3.2  内部线性稳压器和旁路
      3. 6.3.3  使能端和可调节 UVLO
        1. 6.3.3.1 启动期间的内部事件序列
      4. 6.3.4  开关频率选择
      5. 6.3.5  与外部时钟实现开关频率同步
        1. 6.3.5.1 内部 PWM 振荡器频率
        2. 6.3.5.2 同步丢失
        3. 6.3.5.3 与 SYNC/FSEL 引脚相连
      6. 6.3.6  遥感放大器和调节输出电压
      7. 6.3.7  环路补偿指南
        1. 6.3.7.1 输出滤波电感器折衷
        2. 6.3.7.2 斜坡电容器选型
        3. 6.3.7.3 输出电容器选型
        4. 6.3.7.4 良好瞬态响应的设计方法
      8. 6.3.8  软启动和预偏置输出启动
      9. 6.3.9  MSEL 引脚
      10. 6.3.10 电源正常 (PG)
      11. 6.3.11 输出过载保护
        1. 6.3.11.1 正电感器电流保护
        2. 6.3.11.2 负电感器电流保护
      12. 6.3.12 输出过压和欠压保护
      13. 6.3.13 过热保护
      14. 6.3.14 输出电压放电
    4. 6.4 器件功能模式
      1. 6.4.1 强制连续导通模式
      2. 6.4.2 软启动期间的不连续导通模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 1.0V 输出、1MHz 应用
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
          1. 7.2.1.2.1  使用 WEBENCH® 工具创建定制设计方案
          2. 7.2.1.2.2  开关频率
          3. 7.2.1.2.3  输出电感器选择
          4. 7.2.1.2.4  输出电容器
          5. 7.2.1.2.5  输入电容器
          6. 7.2.1.2.6  可调节欠压锁定
          7. 7.2.1.2.7  输出电压电阻器选型
          8. 7.2.1.2.8  自举电容器选型
          9. 7.2.1.2.9  VDRV 和 VCC 电容器选择
          10. 7.2.1.2.10 PGOOD 上拉电阻器
          11. 7.2.1.2.11 电流限制选择
          12. 7.2.1.2.12 软启动时间选择
          13. 7.2.1.2.13 斜坡选择和控制环路稳定性
          14. 7.2.1.2.14 MODE 引脚
        3. 7.2.1.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
      3. 7.4.3 热性能
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
        1. 8.1.1.1 使用 WEBENCH® 工具创建定制设计方案
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电源正常 (PG)

TPS543A26 PG 引脚是开漏输出,需要外部上拉电阻才能输出高信号。在 FB 引脚处于内部参考电压的 92% 和 108% 之间之后,软启动完成,并且在 256µs 的抗尖峰脉冲时间之后,PG 引脚变为无效并悬空。TI 建议在 5.5V 或更低的电压源上使用介于 10kΩ 和 100kΩ 之间的上拉电阻。在 VIN 输入电压大于 1V 后,PG 处于定义的状态,但此时电流吸收能力减弱。当 FB 低于标称内部基准电压的 84% 或高于标称内部基准电压的 116% 时,PG 引脚会在 8µs 抗尖峰脉冲时间后被拉低。如果 VIN 低于其 UVLO,EN 引脚被拉低或器件进入热关断模式,PG 会立即被拉低。