ZHCSS82B May   2023  – January 2024 TPS3808E

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件电压阈值
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 额定值
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 时序图
  8. 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 SENSE 输入
      2. 8.3.2 选择 RESET 延迟时间
      3. 8.3.3 手动复位 (MR) 输入
      4. 8.3.4 RESET 输出
    4. 8.4 器件功能模式
      1. 8.4.1 正常运行 (VDD > VDD(min))
      2. 8.4.2 高于上电复位但低于 VDD(min) (VPOR < VDD < VDD(min))
      3. 8.4.3 低于上电复位(VDD < VPOR)
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 抗SENSE引脚电压瞬态干扰
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 开发支持
        1. 10.1.1.1 评估模块
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

GUID-AF9396F5-4353-4CE2-BC10-80822540A087-low.gif图 5-1 DBV 封装
6 引脚 SOT-23
顶视图
表 5-1 引脚功能
引脚 I/O 说明
名称 SOT-23
CT 4 I 复位周期编程引脚。通过一个 40kΩ 至 200kΩ 电阻将此引脚连接到 VDD,或将其保持开路实现固定延迟时间。将此引脚连接到 ≥ 130pF 的接地基准电容器可提供用户可编程的延迟时间。
GND 2
MR 3 I 将手动复位引脚 (MR) 驱动至低电平会使 RESET 变为有效。MR 通过一个 90kΩ 上拉电阻在内部连接到 VDD
RESET 1 O RESET 是开漏输出,当 RESET 有效(SENSE 输入低于阈值电压 (VIT) 或 MR 引脚设置为逻辑低电平)时,将被驱动至低阻抗状态。当 SENSE 高于 VITMR 设置为逻辑高电平之后,RESET 在复位期间仍处于低电平(有效)。必须在此引脚上使用 10kΩ 至 1MΩ 的上拉电阻,这允许复位引脚获得高于 VDD 的电压。
SENSE 5 I 此引脚连接到要监控的电压。如果此端子上的电压降至阈值电压 VIT 以下,则 RESET 将变为有效。
VDD 6 I 电源电压。为了实现良好的模拟设计,应在此引脚附近放置一个 0.1μF 的陶瓷电容器。