ZHCSOK0B December   2021  – December 2023 TLV2387 , TLV387 , TLV4387

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息:TLV387
    5. 5.5 热性能信息:TLV2387
    6. 5.6 热性能信息:TLV4387
    7. 5.7 电气特性
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输入偏置电流
      2. 6.3.2 EMI 易感性和输入滤波
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 零温漂时钟
    2. 7.2 典型应用
      1. 7.2.1 双向电流检测
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
      2. 7.2.2 负载单元测量
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
        1. 8.1.1.1 PSpice® for TI
        2. 8.1.1.2 TINA-TI™ 仿真软件(免费下载)
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DBV|5
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

应注重良好的布局实践。尽量缩短走线,如果可以,在使用印刷电路板 (PCB) 接地平面时,请将表面贴装式组件放置在尽可能靠近器件引脚的位置。将 0.1μF 电容器放置在靠近电源引脚的位置。在整个模拟电路中贯彻应用这些准则可提高性能并实现各种优势,如降低电磁干扰 (EMI) 易感性。

要获得最低的失调电压和精密性能,需要优化电路布局和机械条件。避免在因连接异种导体形成的热电偶结中产生热电(塞贝克)效应的温度梯度。通过确保两个输入引脚上的电势相等,消除这些热产生的电势。其他布局和设计注意事项包括:

  • 使用低热电系数条件(避免异种金属)。
  • 将组件与电源或其他热源进行热隔离。
  • 将运算放大器和输入电路与气流(如冷却风扇气流)隔离。

遵循这些准则可降低在不同温度下产生结的可能性,这些结可能导致 0.1μV/°C 或更高的热电电压温漂,具体取决于所使用的材料。