ZHCSKE3E March   2006  – October 2025 SN74LVC1G17-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性—直流限值变化
    6. 5.6 开关特性交流限值
    7. 5.7 工作特性
    8. 5.8 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DBV|5
  • DCK|5
  • DRY|6
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

当使用多位逻辑器件时,输入决不能悬空。在许多情况下,数字逻辑器件的功能或部分功能未被使用(例如,当仅使用三输入与门的两个输入或仅使用 4 个缓冲门中的 3 个时)。此类输入终端不应处于未连接状态,因为外部连接处的未定义电压会导致未定义的运行状态。以下指定了在所有情况下都必须遵守的规则。数字逻辑器件的所有未使用输入必须连接至高或低偏置以防悬空。应根据器件的功能为任何特定未使用的输入施加逻辑电平。通常,将这些输入连接到 GND 或 VCC,具体情况视合理性或便利性而定。