ZHCSS12D May   1998  – February 2024 SN74AHCT00Q-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 建议运行条件
    3. 5.3 热性能信息
    4. 5.4 电气特性
    5. 5.5 开关特性
    6. 5.6 噪声特性
    7. 5.7 工作特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 推挽式输出
      2. 7.3.2 TTL 兼容型 CMOS 输入
      3. 7.3.3 钳位二极管结构
      4. 7.3.4 可润湿侧翼
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

SN74AHCT00Q-Q1 以正逻辑执行布尔函数 Y =A • B或 Y =A+B

封装信息
器件型号 封装(1) 封装尺寸(2) 封装尺寸(3)
SN74AHCT00Q-Q1 D(SOIC,14) 8.65mm x 6mm 8.65mm x 3.90mm
PW(TSSOP,14) 5.00mm × 6.4mm 5.00mm × 4.40mm
BQA(WQFN,14) 3.00mm × 2.50mm 3.00mm × 2.50mm
更多相关信息,请参阅第 11 节
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
封装尺寸(长 × 宽)为标称值,不包括引脚。
GUID-8264CF6F-8A53-4DEF-BC04-0D0E7DC9FA59-low.png逻辑符号(1)
GUID-FFE2BDE5-4E3D-404C-A206-FF5BF67680FB-low.png逻辑图(正逻辑)
此符号符合 ANSI/IEEE 标准 91-1984 和 IEC 出版物 617-12。