ZHCSXF4 November   2024 SN74ACT3G99-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 组合逻辑配置
    4. 7.4 特性说明
      1. 7.4.1 平衡 CMOS 三态输出
      2. 7.4.2 TTL 兼容型施密特触发 CMOS 输入
      3. 7.4.3 可润湿侧翼
      4. 7.4.4 钳位二极管结构
    5.     24
    6. 7.5 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

组合逻辑配置

SN74ACT3G99-Q1 2 线至 1 线数据选择器2 线至 1 线数据选择器
SN74ACT3G99-Q1 双输入与非门双输入与非门
SN74ACT3G99-Q1 双输入与门双输入与门
SN74ACT3G99-Q1 双输入或非门双输入或非门
SN74ACT3G99-Q1 双输入或门双输入或门
SN74ACT3G99-Q1 施密特触发缓冲器施密特触发缓冲器
图 7-1 逻辑配置
SN74ACT3G99-Q1 具有反相输出的 2:1 数据选择器具有反相输出的 2:1 数据选择器
SN74ACT3G99-Q1 具有 1 个反相输入的双输入与非门具有 1 个反相输入的双输入与非门
SN74ACT3G99-Q1 具有 1 个反相输入的双输入与门具有 1 个反相输入的双输入与门
SN74ACT3G99-Q1 具有 1 个反相输入的双输入或非门具有 1 个反相输入的双输入或非门
SN74ACT3G99-Q1 具有 1 个反相输入的双输入或门具有 1 个反相输入的双输入或门
SN74ACT3G99-Q1 施密特触发反相器施密特触发反相器